ศูนย์ข้อมูลซอฟต์แวร์การออกแบบ FPGA
แหล่งข้อมูลซอฟต์แวร์ FPGA ที่แสดงอยู่ในหน้าจะถูกแบ่งออกเป็นส่วนการทํางานตามขั้นตอนการออกแบบ FPGA
ศูนย์ข้อมูล | |
---|---|
ศูนย์สนับสนุน Intel® FPGA สิทธิ์การใช้งาน | คําแนะนําเพื่อแนะนําคุณเกี่ยวกับกระบวนการออกใบอนุญาตและช่วยให้คุณได้รับประโยชน์สูงสุดจากประสบการณ์ FPGA ไม่ว่าคุณจะเป็นผู้ใช้ใหม่หรือผู้ใช้ที่มีอยู่ หน้านี้จะให้ข้อมูลสําคัญทั้งหมดแก่คุณเพื่อเริ่มต้นได้อย่างรวดเร็ว |
รองรับการเขียนสคริปต์ซอฟต์แวร์ Intel® Quartus® Prime และ Quartus® II | ให้ทรัพยากรที่รวมการรองรับสคริปต์ที่ครอบคลุมสําหรับโฟลว์การออกแบบสคริปต์บรรทัดคําสั่งและเครื่องมือ (Tcl) |
ศูนย์สนับสนุนการจัดการ I/O และบอร์ด | มีเอกสาร การฝึกอบรม และเครื่องมือสําหรับการวางแผน I/O ล่วงหน้า และลงชื่อเข้าใช้ |
รายการการออกแบบและศูนย์ข้อมูลการวางแผน | ให้แนวทางเกี่ยวกับการวางแผนและการจัดโครงสร้างการออกแบบของคุณ รวมทั้งรายละเอียดเกี่ยวกับการจัดการความสามารถในการ Metastability ในการออกแบบของคุณ และรูปแบบการเข้ารหัส HDL ที่สามารถส่งผลสําคัญต่อคุณภาพของผลลัพธ์การออกแบบของคุณ |
ศูนย์ข้อมูลการสังเคราะห์และ Netlist Viewers | มีเอกสารสําหรับการสังเคราะห์และอินเทอร์เฟซขั้นสูงแบบรวมกับเครื่องมือการสังเคราะห์ของบริษัทอื่น |
ศูนย์แหล่งข้อมูลการคอมไพล์ Incremental | ให้คําแนะนําสําหรับคุณสมบัติการคอมไพล์ incremental ที่มีวิธีการออกแบบ incremental สําหรับ FPGAs ความหนาแน่นสูง |
แหล่งข้อมูลสนับสนุนการปรับแต่งประสิทธิภาพ | ให้คําแนะนําสําหรับการเพิ่มประสิทธิภาพการออกแบบเพื่อช่วยปรับปรุงประสิทธิภาพเพื่อลดการใช้ทรัพยากร เวลาปิด และลดเวลาการคอมไพล์ |
ตัวประเมินพลังงานเบื้องต้น (EPE) และตัววิเคราะห์พลังงาน | ให้ตัวประมาณพลังงานในช่วงต้น Intel® FPGA Power and Thermal Calculator และตัววิเคราะห์พลังงานเพื่อให้คุณสามารถประมาณการใช้พลังงานได้ |
ศูนย์ข้อมูลการวิเคราะห์การกําหนดเวลา | ให้คําแนะนําและทรัพยากรสําหรับ Timing Analyzer เป็นตัววิเคราะห์เวลาแบบสถิตความแข็งแกร่งของ ASIC ที่รองรับรูปแบบ Synopsys Design Constraints® (SDC) มาตรฐานอุตสาหกรรม |
ศูนย์แหล่งข้อมูล Classic Timing Analyzer | ให้คําแนะนําสําหรับซอฟต์แวร์ Quartus® II รวมถึงตัววิเคราะห์เวลาแบบคลาสสิกที่รวมคุณสมบัติอันทรงพลังเข้ากับความสะดวกในการใช้งาน |
ศูนย์ข้อมูลการดีบักบนชิป | มีลิงค์ไปยังเอกสารที่มีอยู่เกี่ยวกับเครื่องมือดีบักบนชิป เครื่องมือดีบักบนชิปช่วยให้สามารถบันทึกโหนดภายในในการออกแบบของคุณแบบเรียลไทม์เพื่อช่วยให้คุณตรวจสอบการออกแบบของคุณได้อย่างรวดเร็วโดยไม่ต้องใช้อุปกรณ์ภายนอก |
ศูนย์แหล่งข้อมูลการสนับสนุนเครื่องมือ EDA |
ระบบนิเวศของ Intel EDA นําเสนอโซลูชันการออกแบบที่ครบวงจรในด้านการออกแบบ การตรวจสอบ และการผสานรวม FPGAs Intel® เข้ากับระบบของคุณ |
เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้