Cyclone® IV GX FPGA: ภาพรวมตัวรับส่งสัญญาณ
ตระกูล Cyclone® IV FPGA ขยายความเป็นผู้นำในซีรีส์ Intel® Cyclone® FPGA ในการให้บริการ FPGA ที่มีราคาต่ำที่สุดและใช้พลังงานต่ำที่สุดในตลาด พร้อมด้วยตัวรับส่งสัญญาณ
ตัวรับส่งสัญญาณต้นทุนต่ำไม่ได้ถูกสร้างขึ้นอย่างเท่าเทียมกันทั้งหมด Cyclone® IV GX FPGA ได้รับการออกแบบมาโดยเฉพาะเพื่อให้สามารถใช้โปรโตคอลหลายตัวในควอดเดียวและเพื่อให้สามารถรับและส่งสัญญาณความถี่ได้อย่างอิสระ ความยืดหยุ่นนี้ช่วยให้คุณใช้ทรัพยากรของตัวรับส่งสัญญาณที่มีอยู่ได้อย่างเต็มที่ และเก็บการออกแบบไว้ในอุปกรณ์ที่มีขนาดเล็กลงและมีราคาต่ำลง
คุณสมบัติตัวรับส่งสัญญาณหลัก:
ตัวรับส่งสัญญาณสูงสุดแปดตัวพร้อมการกู้คืนข้อมูลนาฬิกา (CDR) รองรับอัตราข้อมูลจาก 600 Mbps ถึง 3.125 Gbpsเส้นทางข้อมูลตัวรับส่งสัญญาณที่ยืดหยุ่นและกำหนดค่าได้ง่ายเพื่อใช้โปรโตคอลมาตรฐานอุตสาหกรรมและเป็นกรรมสิทธิ์การตั้งค่าการเน้นล่วงหน้าที่ตั้งโปรแกรมได้และแรงดันเอาต์พุตส่วนต่างที่ปรับได้ (VOD) เพื่อความสมบูรณ์ของสัญญาณที่ดียิ่งขึ้นอีควอไลเซอร์ตัวรับสัญญาณที่ควบคุมโดยผู้ใช้เพื่อชดเชยการสูญเสียที่ขึ้นกับความถี่ในตัวกลางทางกายภาพการกำหนดค่าใหม่แบบไดนามิกของตัวรับส่งสัญญาณเพื่อรองรับโปรโตคอลหลายตัวและอัตราข้อมูลในช่องเดียวกันโดยไม่ต้องตั้งโปรแกรม FPGA ใหม่รองรับคุณสมบัติโปรโตคอล เช่น การตอกบัตรสเปรดสเปกตรัมในการกำหนดค่า PCI Express*, DisplayPort, V-by-One และ SATAวงจรเฉพาะที่สอดคล้องกับอินเทอร์เฟซทางกายภาพสำหรับ PCI Express*, XAUI และ Gbps Ethernetอินเทอร์เฟซ PIPE ที่เชื่อมต่อโดยตรงกับทรัพย์สินทางปัญญา (IP) แบบฝังตัว PCI Express* Gen1 (2.5 Gbps) เพื่อรองรับ PCI-SIG* ที่สอดคล้องกับ x1, x2 หรือ x4 แอพพลิเคชั่นปลายทางหรือรูทพอร์ตอินพุตลูปล็อกเฟสสองช่อง (PLL) บนเครื่องส่งสัญญาณแต่ละตัว อุปกรณ์ EP4CGX50 และอุปกรณ์ขนาดใหญ่ยังมีตัวแบ่งนาฬิกาอิสระเพื่อให้อัตรานาฬิกาแตกต่างกันสำหรับแต่ละช่องการสั่งไบต์ในตัวเพื่อให้เฟรมหรือแพ็กเก็ตเริ่มต้นในเลนไบต์ที่รู้จักเสมอตัวเข้ารหัสและตัวถอดรหัส 8B/10B ที่ทำการเข้ารหัสแบบ 8 บิตถึง 10 บิตและการถอดรหัส 10 บิตถึง 8 บิตตัวควบคุมการจ่ายไฟแบบออนดายสำหรับตัวรับส่งสัญญาณและตัวรับ PLL ปั๊มชาร์จและออสซิลเลเตอร์ที่ควบคุมด้วยแรงดันไฟฟ้า (VCO) เพื่อการป้องกันเสียงรบกวนที่เหนือกว่าการแยกแหล่งจ่ายไฟบนชิปเพื่อตอบสนองความต้องการกระแสไฟชั่วคราวที่ความถี่สูง ซึ่งช่วยลดความจำเป็นในการแยกตัวเก็บประจุแบบออนบอร์ดคุณสมบัติการวินิจฉัย เช่น การวนกลับแบบอนุกรม การวนซ้ำแบบขนาน การย้อนกลับแบบอนุกรมแบบย้อนกลับ และความสามารถในการย้อนกลับของมาสเตอร์และทาสในบล็อก PCI Express* ที่ปฏิบัติตาม PCI-SIG*รูปต่อไปนี้แสดงบล็อกไดอาแกรมของตัวรับส่งสัญญาณ Cyclone® IV GX FPGA ทั้งไฟล์แนบสื่อทางกายภาพ (PMA) และเลเยอร์ย่อยการเข้ารหัสทางกายภาพ (PCS) บล็อกภายใน PCS สามารถข้ามได้ ขึ้นอยู่กับความต้องการของคุณ