คอร์ IP เอฟพีจีเอ Intel® FFT

คอร์ทรัพย์สินทางปัญญา (IP) เอฟพีจีเอ Intel เป็นโปรเซสเซอร์ FFT ประสิทธิภาพสูงที่กำหนดค่าพารามิเตอร์ได้สูงสุด ฟังก์ชัน FFT ใช้อัลกอริทึม radix-2/4 decimation-in-frequency (DIF) FFT ในการเปลี่ยนความยาว 2 ม. ซึ่งมี 6 ≤ m ≤ 14 ภายในโดยใช้สถาปัตยกรรม block-floating-point เพื่อขยายช่วงไดนามิกสัญญาณในการคำนวณการเปลี่ยนแปลง

อ่านคู่มือผู้ใช้คอร์ IP FFT ›

คอร์ IP เอฟพีจีเอ Intel® FFT

มีอะไรใหม่ใน v18.1:

คอร์ IP เอฟพีจีเอ Intel FFT ยอมรับอินพุตเว็กเตอร์ข้อมูลที่ซับซ้อนของความยาว N (ในรูปแบบที่ส่งเสริมกันของทั้งสอง) และเอาต์พุตเว็กเตอร์ที่ซับซ้อน transform-domain ตามลำดับธรรมชาติ เนื่องจากเอ็กซ์โพเนนต์บล็อกสะสมเป็นเอาต์พุตในการระบุการปรับระดับข้อมูลใด ๆ ที่เกิดขึ้นระหว่างการเปลี่ยนแปลงเพื่อรักษาความแม่นยำและเพิ่มอัตราสัญญาณเป็นเสียงภายในสูงสุด ทิศทางการเปลี่ยนแปลงสามารถระบุได้ต่อบล็อกผ่านพอร์ตอินพุต

คุณสมบัติ

คอร์ IP เอฟพีจีเอ Intel FFT มีตัวเลือกต่อไปนี้:

  • การใช้งาน Radix-4 และ radix-2/4 แบบผสม
  • ความยาวในการเปลี่ยนแปลงที่ปรับได้
  • สถาปัตยกรรมจุดลอยตัวบล็อก—เพิ่มช่วงไดนามิกสัญญาณภายในสูงสุด
  • การใช้หน่วยความจำภายใน

คอร์ IP เอฟพีจีเอ Intel FFT ยังมี:

  • ปรับให้เหมาะสมเพื่อใช้บล็อกการประมวลผลสัญญาณดิจิทัล (DSP) และสถาปัตยกรรมหน่วยความจำ TriMatrix
  • ใช้ตัวคูณแบบฝัง
  • มีโมเดลจำลองการทำงานของทรัพย์สินทางปัญญา (IP) สำหรับใช้ในโปรแกรมจำลอง VHDL และ Verilog HDL ที่ได้รับการสนับสนุนโดยเอฟพีจีเอ Intel