Arria® V GT FPGA Development Kit

Intel ได้เลิกผลิต Arria® V GT FPGA Development Kit แล้ว คุณสามารถหาข้อมูลเพิ่มเติมเกี่ยวกับการยกเลิกการผลิตผลิตภัณฑ์ได้ในประกาศแจ้ง PDN1815 สำหรับชุดเครื่องมือพัฒนาเอฟพีจีเอ Intel® โปรดไปที่หน้า ชุดเครื่องมือพัฒนาทั้งหมด

Arria® V GT FPGA Development Kit

Arria® V GT FPGA Development Kit มีสภาพแวดล้อมการออกแบบให้โดยสมบูรณ์ ซึ่งรวมถึงฮาร์ดแวร์และซอฟต์แวร์ทั้งหมดที่คุณต้องการเพื่อพัฒนาการออกแบบ FPGA โดยสมบูรณ์ และเพื่อไว้ทดสอบภายในสภาพแวดล้อมของระบบ ชุดพัฒนาจะรวมคุณสมบัติต่อไปนี้:

  • สอง FPGA สำหรับการออกแบบในชั้นระบบ
  • Arria® V GT FPGA: 504K Logic Element (LE), แพ็คเกจ F1517, 36 ตัวรับส่งสัญญาณ 6G, และระดับความเร็ว I3
  • สามสล็อตเพิ่มขยาย I/O: สองการ์ด High-Speed Mezzanine Card (HSMC) และหนึ่งการ์ด FPGA Mezzanine Card (FMC)
  • หน่วยความจำ DDR3 SDRAM ขนาด 2 GB, หน่วยความจำ QDR II+ ขนาด 4.5 MB, และหน่วยความจำแฟลชขนาด 1 Gb
  • สองการเชื่อมต่อ SFP+
  • SMA และขั้วต่อ Samtec Bull's Eye ใหม่
  • ความสามารถในการวัดรางจ่ายไฟบนแต่ละชิป

ตาราง 1 ข้อมูลการสั่งซื้อ Arria® V GT FPGA Development Kit

รหัสการสั่งซื้อ

ราคา

ข้อมูลการสั่ง

DK-DEV-5AGTD7N

$3,995

Arria® V GT FPGA Development Kit มาพร้อมกับอุปกรณ์ 5AGTFD7K3 และสิทธิ์การใช้งานหนึ่งปีสำหรับซอฟต์แวร์ Intel® Quartus® Prime

หมายเหตุ:
ผู้ซื้อแสดงตนเป็นนักพัฒนาผลิตภัณฑ์ นักพัฒนาซอฟต์แวร์ หรือผู้ประกอบระบบ และยอมรับว่าผลิตภัณฑ์นี้เป็นชุดการประเมินผลที่ไม่ได้รับอนุญาตจาก FCC โดยจัดให้มีขึ้นเพื่อใช้ในการประเมินผลและการพัฒนาซอฟต์แวร์เท่านั้น และไม่สามารถนำไปขายต่อได้
คุณสามารถเลือกซื้อ การ์ดลูก อะแดปเตอร์ หรือสายเคเบิลที่ทำงานเข้ากับอินเทอร์เฟสของขั้วต่อ HSMC และ FMC ได้เพื่อใช้กับชุดพัฒนาของคุณ

เนื้อหา Development Kit

Arria® V GT FPGA Development Kit จะมาพร้อมกับ:

  • Arria® V GT FPGA development board
  • หน่วย 1: Arria® V GT FPGA: 5AGTFD7K3F40I3N
  • หน่วยความจำ
  • 1,152 MB x72 DDR3 SDRAM
  • 4.5 MB (1 MB x 36) QDR II+ SRAM
  • 1 Gb Sync Flash (x16)
  • พอร์ตการสื่อสาร
  • ขั้วต่อปลาย PCI Express* (PCIe) x8
  • พอร์ต HSMC A (แปดช่องตัวรับส่งสัญญาณ)
  • USB 2.0
  • อีเทอร์เน็ต Gbps
  • บริดจ์แบบ Chip-to-Chip พร้อมอินพุต 29 LVDS และเอาต์พุต 29 LVDS และ x8 ตัวรับส่งสัญญาณ
  • สองช่อง SFP+
  • ขั้วต่อ Bull's Eye (สามช่องตัวรับส่งสัญญาณ 10 Gbps)
  • ขั้วต่อ SMA (หนึ่งช่องตัวรับส่งสัญญาณ 10 Gbps)
  • การปรับเปลี่ยนรายละเอียด
  • JTAG
  • Fast Passive Parallel (FPP) Parallel Flash Loader (PFL)
  • ปุ่ม, สวิตช์, LED, และจอแสดงผล
  • 1 ปุ่มกดรีเซ็ต CPU
  • 3 ปุ่มกดสำหรับผู้ใช้
  • แปดสวิตช์แบบ Dual In-line Package (DIP)
  • 16 LED สำหรับผู้ใช้ (แปดไดโอดแบบสีคู่)
  • สาม PCIe LED
  • สาม LED สถานะ HSMA
  • LCD 2 ตัวอักษร 16 ดวง
  • หน่วย 2: Arria® V GT FPGA: 5AGTFD7K3F40I3N
  • หน่วยความจำ
  • ซอฟต์คอนโทรลเลอร์ x64 DDR3 SDRAM (หรือฮาร์ดคอนโทรลเลอร์ x32 ทรัพย์สินทางปัญญา (IP))
  • พอร์ตการสื่อสาร
  • พอร์ต HSMC B (สี่ช่องตัวรับส่งสัญญาณ)
  • พอร์ต FMC (สิบช่องตัวรับส่งสัญญาณ)
  • บริดจ์แบบ Chip-to-Chip พร้อมอินพุต 29 LVDS และเอาต์พุต 29 LVDS และ x8 ตัวรับส่งสัญญาณ
  • หนึ่งช่องสัญญาณ Serial Digital Interface (SDI)
  • ขั้วต่อ Bill's Eye (หนึ่งช่องตัวรับส่งสัญญาณ 6 Gbps)
  • ขั้วต่อ Bills Eye (หนึ่งช่องตัวรับส่งสัญญาณ 10 Gbps)
  • ขั้วต่อ SMA (หนึ่งช่องตัวรับส่งสัญญาณ 10 Gbps)
  • การปรับเปลี่ยนรายละเอียด
  • JTAG
  • FPP PFL
  • ปุ่ม, สวิตช์, LED, และจอแสดงผล
  • 1 ปุ่มกดรีเซ็ต CPU
  • 3 ปุ่มกดสำหรับผู้ใช้
  • แปดสวิตช์แบบ DIP
  • 16 LED สำหรับผู้ใช้ (แปดไดโอดแบบสีคู่)
  • เบ็ดเตล็ด
  • คอนโทรลเลอร์ระบบ EPM2210GF324
  • Intel® Arria® Download Cable II แบบมี EPM570GM100 บนบอร์ด
  • การตอกบัตร
  • ออสซิลเลเตอร์ 50 MHz และ 148.5 MHz
  • ออสซิลเลเตอร์ 100 MHz และแบบสี่เอาต์พุตที่ตั้งโปรแกรมได้
  • อินพุต SMA (LVPECL)
  • พลังงาน
  • อินพุต DC ของแล็ปท็อป
  • ขั้วต่อ edge PCIe
  • การตรวจตราระบบ
  • พลังงาน (แรงดันไฟฟ้า, กระแสไฟ, และระดับพลังงานวัตต์)—ต่อหน่วยต่อราง
  • การ์ด HSMC แบบลูปแบ็คและดีบัก
  • ชุดประกอบ Samtec Bull's Eye
  • อะแดปเตอร์จ่ายไฟและสายเคเบิล
  • เนื้อหาซอฟต์แวร์ Arria® V GT FPGA Development Kit
  • เอกสารที่ครบถ้วน
  • คู่มือผู้ใช้
  • คู่มืออ้างอิง
  • แผนผังบอร์ดและไฟล์ออกแบบเค้าโครง
  • Board Test System ที่ใช้ GUI
  • จะรวมถึงโครงการซอฟต์แวร์ Intel® Quartus® Prime แบบครบถ้วน พร้อมด้วย Register Transfer Level (RTL) แบบโอเพนซอร์ส
  • Board Update Portal
  • จะรวมถึงโครงการซอฟต์แวร์ Intel® Quartus® Prime แบบครบถ้วน พร้อมด้วย RTL แบบโอเพนซอร์ส
  • ซอฟต์แวร์ Intel® Quartus® Prime, Development Kit Edition (DKE)
  • สิทธิ์การใช้งานซอฟต์แวร์ Intel® Quartus® Prime แบบเวอร์ชันเต็มเป็นเวลาหนึ่งปี

เอกสาร

คำอธิบาย

เวอร์ชั่น

PDN1815 ›

ประกาศแจ้งการยกเลิกการผลิตผลิตภัณฑ์

1.0

คู่มืออ้างอิง Arria® V GT FPGA Development (PDF) ›

ข้อมูลว่าด้วยการตั้งค่า Arria® V SoC Development Board และการใช้ซอฟต์แวร์ที่ให้มาด้วย

1.0

คู่มือผู้ใช้ Arria® V GT FPGA Development Kit (PDF) ›

ข้อมูลโดยละเอียดเกี่ยวกับส่วนประกอบและอินเทอร์เฟสของบอร์ด

1.0

การติดตั้งชุดเครื่องมือ › (EXE) การติดตั้งชุดเครื่องมือ › (ZIP)

การติดตั้งไฟล์ทั้งหมดโดยครบถ้วน รวมถึงคู่มืออ้างอิง, คู่มือผู้ใช้, คู่มือการเริ่มต้นใช้งานฉบับย่อ, ใบรายการวัสดุ, เค้าโครง, PCB, Schematic, Golden System Reference Design รวมถึงเว็บแอปพลิเคชัน Board Update Portal, การออกแบบตัวอย่าง Board Test System และอื่นๆ

15.1.0

การติดตั้งชุดเครื่องมือ › (EXE)

การติดตั้งไฟล์ทั้งหมดโดยครบถ้วน รวมถึงคู่มืออ้างอิง, คู่มือผู้ใช้, คู่มือการเริ่มต้นใช้งานฉบับย่อ, ใบรายการวัสดุ, เค้าโครง, PCB, Schematic, ไฟล์ตัวอย่าง Board Update Portal, ไฟล์ตัวอย่าง Board Test System เป็นต้น

12.0.2.0