ID บทความ: 000078585 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 20/11/2013

ทําไม avl_ready ติดอยู่ในคอนโทรลเลอร์ที่ใช้ DDR3 UniPHY ของฉันใน Quartus® II 12.0SP2 ต่ํา

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 12.0SP2 การติดตาม DQS จะถูกเปิดใช้งานสําหรับคอนโทรลเลอร์ DDR3 ที่ทํางานสูงกว่า 533MHz ใน Stratix® V และ 450MHz ใน Arria® V เมื่อเปิดใช้งานการติดตาม DQS ตัวจัดการการติดตามตัวจัดลําดับ (sequencer_trk_mgr.sv) ถูกสร้างขึ้นเพื่อควบคุมการติดตาม

    มีปัญหาในไฟล์ sequencer_trk_mgr.sv ที่มีสัญญาณ cfg_num_dqs เพียง 3 บิตและสามารถรองรับกลุ่ม DQS ได้สูงสุด 7 กลุ่ม สําหรับอินเทอร์เฟซ DDR3 ที่เป็น 64 บิต (กลุ่ม DQS 8) หรือ 128 บิต (16 กลุ่ม DQS) ตัวจัดการติดตามตัวจัดลําดับจะล็อกอัพ ทําให้สัญญาณที่พร้อมใช้งานใน Avalon avl_ready บัสติดอยู่ต่ํา

     

     

    ความละเอียด

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Intel® Quartus® Prime เวอร์ชั่น 12.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 13 ผลิตภัณฑ์

    Stratix® V GX FPGA
    Arria® V GT FPGA
    Arria® V GX FPGA
    Arria® V GZ FPGA
    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Stratix® III FPGA
    Stratix® V GT FPGA
    Stratix® IV E FPGA
    Stratix® IV GT FPGA
    Stratix® IV GX FPGA
    Stratix® V E FPGA
    Stratix® V GS FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้