ID บทความ: 000084117 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 20/11/2013

ทําไมชุดเครื่องมือดีบัก EMIF จึงค้างอยู่ใน 12.0SP2

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 12.0SP2 การติดตาม DQS จะถูกเปิดใช้งานสําหรับคอนโทรลเลอร์ DDR3 ที่ทํางานสูงกว่า 533MHz ใน Stratix® V และ 450MHz ใน Arria® V เมื่อเปิดใช้งานการติดตาม DQS ตัวจัดการการติดตามตัวจัดลําดับ (sequencer_trk_mgr.sv) ถูกสร้างขึ้นเพื่อควบคุมการติดตาม มีปัญหาในไฟล์ sequencer_trk_mgr.sv ที่มี cfg_num_dqs สัญญาณเพียง 3 บิตและสามารถรองรับกลุ่ม DQS ได้สูงสุด 7 กลุ่ม สําหรับอินเทอร์เฟซ DDR3 ที่เป็น 64 บิต (8 กลุ่ม DQS) หรือ 128-บิต (16 กลุ่ม DQS) ตัวจัดการติดตามตัวจัดลําดับจะล็อกอัพเป็นเหตุให้ GUI ชุดเครื่องมือดีบัก EMIF ค้าง
    ความละเอียด

    เพื่อป้องกันไม่ให้ชุดเครื่องมือ EMIF Debug GUI ค้าง ให้ใช้วิธีการแก้ไขปัญหาต่อไปนี้:

    1. เปิดไฟล์ sequencer_trk_mgr.sv ในเครื่องมือแก้ไขข้อความ
    2. ค้นหาcfg_num_dqsและเปลี่ยนการรายงานภาษีจาก:
      logic [2:0] cfg_num_dqs;
      ถึง
      logic [AVL_DATA_WIDTH - 1:0] cfg_num_dqs;
    3. คอมไพล์การออกแบบใหม่ ชุดเครื่องมือดีบัก EMIF ควรทํางานโดยไม่ค้าง

    ปัญหานี้ได้รับการแก้ไขด้วยซอฟต์แวร์ Quartus II เวอร์ชั่น 12.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 12 ผลิตภัณฑ์

    Arria® V SX SoC FPGA
    Stratix® V GT FPGA
    Stratix® IV E FPGA
    Stratix® IV GT FPGA
    Stratix® IV GX FPGA
    Stratix® V E FPGA
    Stratix® V GS FPGA
    Stratix® V GX FPGA
    Arria® V GT FPGA
    Arria® V GX FPGA
    Arria® V GZ FPGA
    Arria® V ST SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้