เอฟพีจีเอ Cyclone® V 5CGTD5

ข้อมูลจำเพาะ

ข้อมูลจำเพาะของแพ็คเกจ

ข้อมูลเสริม

ข้อมูลการสั่งซื้อและการปฏิบัติตามกฎระเบียบ

ข้อมูลการสั่งซื้อและข้อมูลจำเพาะ

Cyclone® V 5CGTD5 FPGA 5CGTFD5C5F23C7N

  • MM# 965686
  • รหัสข้อมูลจำเพาะ SR4RM
  • รหัสการสั่งซื้อ 5CGTFD5C5F23C7N
  • Stepping A1
  • ECCN 3A991
  • MDDS Content ID 698666746204

Cyclone® V 5CGTD5 FPGA 5CGTFD5C5U19C7N

  • MM# 965957
  • รหัสข้อมูลจำเพาะ SR4ZJ
  • รหัสการสั่งซื้อ 5CGTFD5C5U19C7N
  • Stepping A1
  • ECCN 3A991
  • MDDS Content ID 699017745229

Cyclone® V 5CGTD5 FPGA 5CGTFD5C5F23I7N

  • MM# 968072
  • รหัสข้อมูลจำเพาะ SR6RY
  • รหัสการสั่งซื้อ 5CGTFD5C5F23I7N
  • Stepping A1
  • ECCN 3A991
  • MDDS Content ID 701560746191

Cyclone® V 5CGTD5 FPGA 5CGTFD5C5M13C7N

  • MM# 968073
  • รหัสข้อมูลจำเพาะ SR6RZ
  • รหัสการสั่งซื้อ 5CGTFD5C5M13C7N
  • Stepping A1
  • ECCN EAR99
  • MDDS Content ID 699103745486

Cyclone® V 5CGTD5 FPGA 5CGTFD5C5U19I7N

  • MM# 968209
  • รหัสข้อมูลจำเพาะ SR6VY
  • รหัสการสั่งซื้อ 5CGTFD5C5U19I7N
  • Stepping A1
  • ECCN 3A991
  • MDDS Content ID 695816746208

Cyclone® V 5CGTD5 FPGA 5CGTFD5F5M11I7N

  • MM# 968210
  • รหัสข้อมูลจำเพาะ SR6VZ
  • รหัสการสั่งซื้อ 5CGTFD5F5M11I7N
  • Stepping A1
  • ECCN EAR99
  • MDDS Content ID 693618

Cyclone® V 5CGTD5 FPGA 5CGTFD5C5F27C7N

  • MM# 968902
  • รหัสข้อมูลจำเพาะ SR7FZ
  • รหัสการสั่งซื้อ 5CGTFD5C5F27C7N
  • Stepping A1
  • ECCN 3A991
  • MDDS Content ID 693655745192

Cyclone® V 5CGTD5 FPGA 5CGTFD5C5M13I7N

  • MM# 968903
  • รหัสข้อมูลจำเพาะ SR7G0
  • รหัสการสั่งซื้อ 5CGTFD5C5M13I7N
  • Stepping A1
  • ECCN EAR99
  • MDDS Content ID 702025746095

Cyclone® V 5CGTD5 FPGA 5CGTFD5C5F23I7

  • MM# 970599
  • รหัสข้อมูลจำเพาะ SR8UE
  • รหัสการสั่งซื้อ 5CGTFD5C5F23I7
  • Stepping A1
  • ECCN 3A991
  • MDDS Content ID 697328

Cyclone® V 5CGTD5 FPGA 5CGTFD5C5F27I7N

  • MM# 973751
  • รหัสข้อมูลจำเพาะ SRBMJ
  • รหัสการสั่งซื้อ 5CGTFD5C5F27I7N
  • Stepping A1
  • ECCN 3A991
  • MDDS Content ID 696760746209

Cyclone® V 5CGTD5 FPGA 5CGTFD5C5U19A7N

  • MM# 973752
  • รหัสข้อมูลจำเพาะ SRBMK
  • รหัสการสั่งซื้อ 5CGTFD5C5U19A7N
  • Stepping A1
  • ECCN 3A991
  • MDDS Content ID 695195

Cyclone® V 5CGTD5 FPGA 5CGTFD5F5M11C7N

  • MM# 973753
  • รหัสข้อมูลจำเพาะ SRBML
  • รหัสการสั่งซื้อ 5CGTFD5F5M11C7N
  • Stepping A1
  • ECCN EAR99
  • MDDS Content ID 696409744635

ข้อมูลความสอดคล้องตามข้อบังคับการค้า

  • ECCN แตกต่างกันไปตามผลิตภัณฑ์
  • CCATS NA
  • US HTS 8542390001

ข้อมูล PCN

SR4ZJ

SRBML

SR7G0

SRBMK

SR4RM

SRBMJ

SR6RZ

SR6RY

SR7FZ

SR6VZ

SR6VY

SR8UE

ไดรเวอร์และซอฟต์แวร์

ไดรเวอร์และซอฟต์แวร์ล่าสุด

พร้อมให้ดาวน์โหลด:
ทั้งหมด

ชื่อ

วันที่วางจำหน่าย

วันที่เปิดตัวผลิตภัณฑ์ครั้งแรก

การทำลวดลายวงจร

การทำลวดลายวงจร หมายถึงเทคโนโลยีเซมิคอนดักเตอร์ที่ใช้ในการผลิตวงจร และรายงานเป็นนาโนเมตร (nm) ซึ่งบ่งชี้ถึงขนาดของคุณสมบัติต่างๆ ที่มีอยู่ในเซมิคอนดักเตอร์

Logic Element (LE)

องค์ประกอบลอจิก (LE) เป็นหน่วยลอจิกที่เล็กที่สุดในสถาปัตยกรรม Intel® FPGA LE มีขนาดเล็กและให้คุณสมบัติขั้นสูงพร้อมกับการใช้งานลอจิกที่มีประสิทธิภาพ

อะแดปทีฟ ลอจิก โมดูล (ALM)

โมดูลลอจิกแบบปรับได้ (ALM) เป็นชุดส่วนประกอบลอจิกในอุปกรณ์เอฟพีจีเอของ Intel ที่รองรับ และผ่านการออกแบบมาเพื่อให้ได้ทั้งประสิทธิภาพและการใช้งานสูงสุด ALM แต่ละโมดูลมีโหมดการทำงานที่แตกต่างกัน และสามารถใช้ฟังก์ชั่นลอจิกเชิงลำดับและการจัดที่แตกต่างกันได้อย่างหลากหลาย

รีจีสเตอร์ อะแดปทีฟ ลอจิก โมดูล (ALM)

รีจิสเตอร์ ALM เป็นรีจิสเตอร์บิต (ฟลิปฟลอป) ที่อยู่ใน ALM และนำไปใช้กับการปรับใช้ลอจิกเชิงลำดับ

เฟสล็อกลูปเนื้อผ้าและ I/O (PLL)

Fabric และ IO PLL มีการใช้เพื่อช่วยให้การออกแบบและการปรับใช้เครือข่ายนาฬิกาในโครงสร้างเอฟพีจีเอของ Intel รวมไปถึงเครือข่ายนาฬิกาที่เชื่อมโยงกับเซลล์ I/O ในอุปกรณ์นั้น

หน่วยความจำแบบฝังสูงสุด

ความจุรวมของบล็อกหน่วยความจำแบบฝังทั้งหมดในโครงสร้างที่ตั้งโปรแกรมได้ของอุปกรณ์เอฟพีจีเอของ Intel

การประมวลผลสัญญาณดิจิทัล (DSP)

บล็อคการประมวลผลสัญญาณดิจิทัล (DSP) เป็นชุดส่วนประกอบทางคณิตศาสตร์ในอุปกรณ์เอฟพีจีเอของ Intel ที่รองรับ และมีตัวคูณกับตัวสะสมประสิทธิภาพสูงสำหรับปรับใช้ฟังก์ชั่นการประมวลผลสัญญาณดิจิทัลที่หลากหลาย

รูปแบบการประมวลผลสัญญาณดิจิทัล (DSP)

บล็อค DSP รูปแบบที่แตกต่างกันไป เช่น จุดลอยตัวแบบฮาร์ดแวร์ จุดตรึงแบบแบบฮาร์ดแวร์ คูณและสะสม และคูณเท่านั้น

คอนโทรลเลอร์หน่วยความจำแบบแข็ง

ใช้คอนโทรลเลอร์หน่วยความจำถาวรเพื่อให้ได้ระบบหน่วยความจำภายนอกประสิทธิภาพสูงที่มาพร้อมกับเอฟพีจีเอของ Intel คอนโทรลเลอร์หน่วยความจำถาวรช่วยประหยัดพลังงานและทรัพยากรของเอฟพีจีเอเมื่อเปรียบเทียบกับคอนโทรลเลอร์หน่วยความจำชั่วคราวที่เทียบเท่า และรองรับการทำงานในความถี่ที่สูงกว่า

อินเทอร์เฟซหน่วยความจำภายนอก (EMIF)

โปรโตคอลของอินเทอร์เฟซหน่วยความจำภายนอกที่อุปกรณ์เอฟพีจีเอของ Intel รองรับ

จำนวน I/O ผู้ใช้สูงสุด

จำนวนพิน I/O เพื่อการใช้งานทั่วไปสูงสุดในอุปกรณ์เอฟพีจีเอของ Intel ในแพ็คเกจที่ใหญ่ที่สุดที่มีอยู่
† ตัวเลขจริงอาจน้อยกว่า ทั้งนี้ขึ้นอยู่กับแพ็คเกจ

การรองรับมาตรฐาน I/O

มาตรฐานอินเทอร์เฟซ I/O เพื่อการใช้งานทั่วไปที่อุปกรณ์เอฟพีจีเอของ Intel รองรับ

คู่ LVDS สูงสุด

จำนวนคู่ LVDS สูงสุดที่ทำการกำหนดค่าได้ในอุปกรณ์เอฟพีจีเอของ Intel ในแพ็คเกจที่ใหญ่ที่สุดที่มีอยู่ ดูจำนวนคู่ LVDS ของ RX และ TX จริงตามประเภทแพ็คเกจได้ในเอกสารข้อมูลของอุปกรณ์

ตัวรับส่งสัญญาณแบบไม่กลับสู่ศูนย์ (NRZ) สูงสุด

จำนวนตัวรับส่งสัญญาณ NRZ สูงสุดในอุปกรณ์เอฟพีจีเอของ Intel ในแพ็คเกจที่ใหญ่ที่สุดที่มี
อยู่ ตัวเลขจริงอาจน้อยกว่า ทั้งนี้ขึ้นอยู่กับแพ็คเกจ

อัตราข้อมูลแบบไม่กลับสู่ศูนย์ (NRZ) สูงสุด

อัตราข้อมูล NRZ สูงสุดที่ตัวรับส่งสัญญาณ NRZ รองรับ
† อัตราข้อมูลจริงอาจน้อยกว่า ทั้งนี้ขึ้นอยู่กับระดับความเร็วของตัวรับส่งสัญญาณ

โปรโตคอลตัวรับส่งสัญญาณ Hard IP

ทรัพย์สินทางปัญญาด้านฮาร์ดแวร์ที่มีอยู่ในอุปกรณ์เอฟพีจีเอของ Intel เพื่อรองรับตัวรับส่งสัญญาณแบบอนุกรมความเร็วสูง IP ด้านฮาร์ดแวร์ของโปรโตคอลตัวรับส่งสัญญาณช่วยประหยัดพลังงานและทรัพยากรของเอฟพีจีเอเมื่อเปรียบเทียบกับ IP ด้านซอฟต์แวร์ที่เทียบเท่า และช่วยให้การปรับใช้โปรโตคอลแบบอนุกรมง่ายยิ่งขึ้น

การรักษาความปลอดภัยบิตสตรีมในเอฟพีจีเอ

คุณสมบัติการรักษาความปลอดภัยที่แตกต่างกันในแต่ละตระกูลอุปกรณ์เอฟพีจีเอ Intel มีให้มาเพื่อป้องกันการคัดลอกบิตสตรีมของลูกค้าและตรวจจับความพยายามแทรกแซงอุปกรณ์ในระหว่างการทำงาน

ตัวแปลงอะนาล็อกเป็นดิจิทัล

ตัวแปลงอะนาล็อกเป็นดิจิทัลเป็นอุปกรณ์แปลงข้อมูลที่มีให้มาในตระกูลอุปกรณ์เอฟพีจีเอ Intel บางรุ่น

ตัวเลือกของแพ็คเกจ

อุปกรณ์เอฟพีจีเอของ Intel มีให้เลือกขนาดแพ็คเกจที่แตกต่างกัน รวมไปถึงจำนวน IO และตัวรับส่งสัญญาณที่แตกต่างกัน เพื่อให้ตรงกับความต้องการด้านระบบของลูกค้า