รองรับการประมวลผลสัญญาณดิจิตอล
วิวัฒนาการของเทคโนโลยีกําลังพัฒนาไปกว่าความสามารถในการประมวลผลสัญญาณดิจิทัล (DSP) แบบตั้งโปรแกรมได้แบบดั้งเดิม ระดับความยืดหยุ่นที่นําเสนอโดยตรรกะที่ตั้งโปรแกรมได้และคุณประโยชน์ของปริมาณงานที่เกี่ยวข้องทําให้ FPGAs และ PLD มีตัวเลือกที่น่าสนใจยิ่งขึ้นสําหรับแอพพลิเคชั่นที่ต้องการประสิทธิภาพมากขึ้น
ในระบบแบบหลายช่องสัญญาณที่ทันสมัย โดยที่ข้อมูลที่คล้ายกันมาถึงอัตราการสุ่มตัวอย่างสูงมาก และขึ้นอยู่กับการเปลี่ยนแปลงอัลกอริทึมพร้อมกัน FPGA การใช้งานที่มีอัตรา I/O สูงและโครงสร้างแบบขนานมอบประโยชน์ที่จับต้องได้โดยใช้ต้นทุนเพียงเสี้ยวหนึ่งของแนวทาง DSP ที่ใช้โปรเซสเซอร์หลายตัว
เอกสาร DSP Altera นําเสนอขั้นตอนการออกแบบที่ใช้บ่อยในชุมชนการออกแบบ FPGA
เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้