การกําหนดค่าแบบขนานที่ใช้งานอยู่
คุณสามารถกําหนดค่าแบบขนาน (AP) ที่ใช้งานอยู่โดยใช้หน่วยความจําแฟลชแบบขนาน (CFI) ที่รองรับ ในระหว่างการกําหนดค่า AP อุปกรณ์ FPGA ® Intel คือโฮสต์และหน่วยความจําแฟลชแบบขนานคือตัวแทน ข้อมูลการกําหนดค่าจะถูกถ่ายโอนไปยังอุปกรณ์ Intel FPGA บนหมุด DATA[15:0] ข้อมูลการกําหนดค่านี้จะถูกทําข้อมูลให้ตรงกันกับอินพุต DCLK ข้อมูลการกําหนดค่าจะถูกถ่ายโอนในอัตรา 16 บิตต่อรอบนาฬิกา ความถี่ DCLK ที่ขับเคลื่อนโดยอุปกรณ์ Intel FPGA ในระหว่างการกําหนดค่า AP อยู่ที่ประมาณ 40 MHz
สําหรับข้อมูลเพิ่มเติม โปรดดูบทการกําหนดค่าของอุปกรณ์ Intel FPGA ที่เกี่ยวข้องใน คู่มือการกําหนดค่า.
วิธีการกําหนดค่า
- การใช้หน่วยความจําแฟลชแบบขนาน (CFI) ที่รองรับ
หมายเหตุการใช้งาน
- A 478: การใช้ตัวโหลดแฟลชขนานที่ใช้ FPGA กับซอฟต์แวร์ Quartus® II (PDF) ›
- วิธีการใช้อินเทอร์เฟซ JTAG ของ FPGA เพื่อดําเนินการเขียนโปรแกรมในระบบสําหรับอุปกรณ์หน่วยความจําแฟลชแบบขนาน
เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้