ID บทความ: 000091381 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 14/07/2022

ทําไมฉันถึงเห็นผลลัพธ์ที่ไม่คาดคิดเมื่อใช้ Configuration Intercept Interface (CII) เพื่อเข้าถึงการลงทะเบียนพื้นที่กําหนดค่าด้วยแอดเดรสที่มากกว่า 8 บิตบน P-Tile หรือ F-Tile Avalon® Streaming Intel® FPGA IPสําหรับ PCI Express

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • Intel® Wharf Rock Avalon-ST สำหรับ PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition v22.1 และเวอร์ชันก่อนหน้า ทําให้การเข้าถึงการลงทะเบียนพื้นที่กําหนดค่าโดยใช้ Configuration Intercept Interface (CII) ที่มีแอดเดรสมากกว่า 8 บิตอาจทํางานไม่ถูกต้องเมื่อเปิดใช้งานการสนับสนุน VIRTIO การเข้าถึงการลงทะเบียนพื้นที่กําหนดค่าโดยที่ 8 บิตที่ต่ํากว่าของที่อยู่ลงทะเบียนตรงกับการลงทะเบียน VIRTIO จะได้รับการยอมรับว่าเป็นการเข้าถึงการลงทะเบียน VIRTIO โดยไม่คํานึงถึงค่าบิตแอดเดรสสองตัวบน

    ความละเอียด

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition v22.2

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7
    เอฟพีจีเอ Intel® Stratix® 10 DX

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้