ID บทความ: 000089365 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 01/12/2023

ทําไมฉันถึงเห็น rx_control ทํางานไม่ถูกต้องเมื่อสร้างอินสแตนซ์ตัวรับส่งสัญญาณ Native PHY Intel® Arria® IP FPGA 10/Intel® Cyclone®10 GX เป็นมากกว่าหนึ่งช่องสัญญาณที่เปิดใช้งานตัวเลือก "เปิดใช้งานอินเทอร์เฟซข้อมูลแบบเรียบง่าย"

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® Arria® 10 Cyclone® 10 ตัวรับส่งสัญญาณ Native PHY
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 21.2 และรุ่นก่อนหน้า เอาต์พุต rx_control ไม่ถูกต้องเมื่อใช้ตัวรับส่งสัญญาณ PHY เนทีฟ Intel® Arria® 10/Intel® Cyclone®10GX FPGA IP ในโหมดพื้นฐานที่ปรับปรุงใหม่โดยมีมากกว่า 1 ช่องสัญญาณและเปิดใช้งานอินเทอร์เฟซข้อมูลแบบเรียบง่าย"
    เฉพาะ rx_control ของช่อง 0 เท่านั้นที่ถูกต้อง

    ความละเอียด

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 23.3

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Cyclone® 10 GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้