ID บทความ: 000088789 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 28/01/2023

ทําไมฉันจึงได้รับข้อผิดพลาดใน Platform Designer ในระหว่างกระบวนการ Generate HDL สําหรับระบบที่มีคอนโทรลเลอร์ DDR3 SDRAM พร้อม UniPHY Intel® FPGA IP Core

สิ่งแวดล้อม

  • Intel® Quartus® Prime Standard Edition
  • อินเทอร์เฟซและคอนโทรลเลอร์หน่วยความจำ
  • Windows® 10 family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Standard Edition เวอร์ชั่น 21.1 คุณอาจไม่สามารถสร้าง HDL สําหรับระบบ Platform Designer ของคุณในระบบปฏิบัติการ Windows (OS) ปัญหาอาจเกิดขึ้นได้หากระบบของคุณมีคอนโทรลเลอร์ DDR3 SDRAM พร้อมคอร์ UniPHY Intel® FPGA IP

    ข้อผิดพลาด: ขอบ: ข้อผิดพลาดระหว่างการดําเนินการสคริปต์ generate_hps_sdram.tcl: seq: ข้อผิดพลาดระหว่างการดําเนินการ "{C:/intelfpga/21.1/quartus/ /nios2eds/Nios II Command Shell.bat} ทําให้ 2>> stderr.txt ทั้งหมด": กระบวนการรองออกจากการทํางานอย่างผิดปกติ

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ ให้ดาวน์โหลดและติดตั้งโปรแกรมแก้ไขต่อไปนี้ตามเวอร์ชันของซอฟต์แวร์ Intel® Quartus® Prime Standard Edition ของคุณ:

    ปัญหานี้มีกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Intel® Quartus® Prime Standard Edition ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้