ID บทความ: 000087870 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 08/08/2023

ข้อผิดพลาด(20561): <name> IOPLL ไม่สามารถวางในตําแหน่ง <location> ได้ เนื่องจาก IOPLLs ไม่สามารถใช้ตําแหน่งที่ตั้งนี้ได้โดยใช้การชดเชยจากซิงโครนัสปกติหรือแหล่งที่มา</location></name>

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® IOPLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณอาจเห็นข้อผิดพลาดนี้ในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition v21.3 และรุ่นก่อนหน้าเมื่อใช้ IOPLLs ใน Banks 3C และ 3D ในอุปกรณ์ FPGA SoC Intel Agilex® 7 F-ซีรีส์

    ข้อผิดพลาดเกิดขึ้นเนื่องจาก HPS Shared GPIO Banks (3C &3D) ไม่รองรับ IOPLLs ในโหมดชดเชยการทํางานแบบปกติและแหล่งซิงโครนัส

    ความละเอียด

    หาก IOPLL ต้องทํางานในโหมดปกติหรือโหมดแหล่งการซิงโครไนซ์ ให้เลือกตําแหน่งที่ไม่ติดกับ HPS Bank หรือเลือกโหมดการชดเชย IOPLL อื่น

    ข้อมูลนี้จะถูกเพิ่มไปยังการเผยแพร่ คู่มือผู้ใช้ Intel Agilex® 7 FPGA Clocking และ PLL ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    เอฟพีจีเอ Intel® Agilex™ และเอฟพีจีเอ SoC

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้