ID บทความ: 000087686 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 18/04/2022

ทําไมการจําลองของอินเทอร์เฟซ DMA Intel® Arria® 10 หรือ Intel® Cyclone® 10 GX Avalon®แมป (Avalon-MM) DMA Interface สําหรับตัวอย่าง PCI Express* จึงไม่มีกระบวนการ DMA

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • Intel® Arria® 10 Cyclone® 10 Hard IP สำหรับ PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหากับอินเทอร์เฟซ DMA Intel® Arria® 10 หรือ Intel® Cyclone® 10 GX Avalon®แมป (Avalon-MM) DMA Interface สําหรับตัวอย่าง PCI Express* จะไม่มีการประมวลผลธุรกรรม Design Testbench DMA

    ความละเอียด

    ในเวอร์ชันปัจจุบันของซอฟต์แวร์การออกแบบ Intel® Quartus® Prime เพื่อจําลองกระบวนการ DMA อย่างถูกต้อง ให้ปรับเปลี่ยน พารามิเตอร์ 'apps_type_hwtcl' จาก '3' เป็น '6' ภายในการสร้างอินสแตนซ์โมดูล 'altpcie_a10_tbed_hwtcl' ในไฟล์ 'dut_pcie_tb_ip.v'

     

    ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 21.4

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Cyclone® 10 GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้