ID บทความ: 000087012 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 28/06/2012

ไม่สามารถจําลองการต่อรองอัตราอัตโนมัติในรุ่น CPRI IP Core VHDL ที่มุ่งเป้าไปยังอุปกรณ์ Cyclone IV GX

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    หากคุณสร้างโมเดลการจําลอง VHDL สําหรับ CPRI MegaCore ของคุณ ฟังก์ชันที่มุ่งเป้าไปยังอุปกรณ์ Cyclone IV GX คุณไม่สามารถใช้ได้ เพื่อจําลองการต่อรองอัตราอัตโนมัติ

    ปัญหานี้มีผลต่อการจําลองฟังก์ชัน CPRI MegaCore ทั้งหมด VHDL รุ่นที่มีการต่อรองอัตราอัตโนมัติที่เปิดใช้งานเป้าหมายCyclone อุปกรณ์ IV GX

    ปัญหานี้มีผลต่อการจําลองเท่านั้น

    ความละเอียด

    ปัญหานี้ไม่มีวิธีแก้ไขปัญหา เพื่อจําลองการต่อรองอัตราอัตโนมัติ สร้างและจําลองโมเดลการจําลอง Verilog HDL

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 12.0 ของฟังก์ชัน CPRI MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® IV FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้