เนื่องจากปัญหาในแพลตฟอร์มอ้างอิงชุดพัฒนา FPGA Arria® 10 GX (a10_ref) คุณอาจเห็นข้อผิดพลาดบางอย่างเมื่อคุณเปิด board.qsys และสร้างระบบ Qsys ของคุณ
ตัวอย่างข้อความแสดงข้อผิดพลาด:
ข้อผิดพลาด: board.pipe_stage_host_ctrl.m0: alt_pr.avmm_slave ไม่สามารถ 0xcfb0 ได้ (ยอมรับ 0xcf80 หรือ 0xcfc0 ได้)
ข้อผิดพลาด: board.pipe_stage_host_ctrl.m0: version_id.s (0xcfc0. 0xcfc3) ทับซ้อนกับ alt_pr.avmm_slave (0xcfb0. 0xcfef)
ในการหลีกเลี่ยงปัญหานี้ คุณสามารถเปลี่ยนที่อยู่ของ alt_pr.avmm_slave โดยใช้ Qsys แล้วใช้การแก้ไขเดียวกันกับ linux64/driver/hw_pcie_constants.h กับเครื่องมือแก้ไขข้อความ
ตัวอย่างเช่น คุณสามารถเลือก 0xcf00 เป็นที่อยู่ของ alt_pr.avmm_slave
ปัญหานี้ได้รับการกําหนดเวลาให้แก้ไขในการเปิดตัว Intel® FPGA SDK สําหรับ OpenCL™ ในอนาคต