ID บทความ: 000086406 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/02/2013

ความล้มเหลวในการกําหนดเวลาที่เป็นไปได้สําหรับการออกแบบ LPDDR2 บนอุปกรณ์ระดับความเร็ว Cyclone V -7

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ปัญหานี้มีผลต่อผลิตภัณฑ์ LPDDR2

    LPDDR2 ออกแบบเป้าหมายCycloneอุปกรณ์เกรดความเร็ว V -7 ที่ 333 MHz อาจล้มเหลวในแอดเดรสและการวิเคราะห์เวลาคําสั่ง

    ความละเอียด

    วิธีแก้ไขปัญหาสําหรับปัญหานี้คือการใช้งานการออกแบบที่ ความถี่ที่ต่ํากว่า (เช่น 300 MHz) หรือใช้เกรดความเร็ว -6 Cyclone V อุปกรณ์

    ปัญหานี้จะได้รับการแก้ไขในรุ่นในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® V FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้