ID บทความ: 000085941 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 11/09/2012

ข้อผิดพลาด: อุปกรณ์ไม่รองรับการกําหนดมาตรฐาน I/O 3.0-V LVCMOS กับพิน

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

คุณจะได้รับข้อความแสดงข้อผิดพลาดนี้เมื่อคอมไพล์การออกแบบโดยใช้อุปกรณ์ Stratix® IV ในซอฟต์แวร์ Quartus® II ที่สร้างขึ้นโดยตั้งเป้าไว้ที่อุปกรณ์ Stratix III การย้ายอุปกรณ์เป็นไปได้ระหว่างอุปกรณ์ Stratix III และ Stratix IV E อย่างไรก็ตาม หนึ่งในความแตกต่างที่คุณจําเป็นต้องทราบคือการกําหนดมาตรฐาน LVTTL และ 3.3V LVCMOS I/O 3.3V ระหว่างตระกูลอุปกรณ์ทั้งสองนี้อย่างไร

อุปกรณ์ Stratix III รองรับมาตรฐาน LVTTL และ LVCMOS I/O ที่มีทั้ง VCCIO 3.0V และ VCCIO 3.3V คุณสามารถเลือก "3.3-V LVTTL / LVCMOS" หรือ "3.0-V LVTTL / LVCMOS" เป็นมาตรฐาน I/O ในอุปกรณ์ Stratix III และ VCCIO จะถูกตั้งค่าตามตัวเลือกมาตรฐาน 3.3-V หรือ 3.0-V I/O เพื่อให้เข้ากันได้กับอุปกรณ์ Stratix IV ที่ไม่รองรับ VCCIO 3.3V คุณจะต้องเลือกมาตรฐาน I/O "3.0-V LVTTL / LVCMOS" ในการออกแบบของคุณโดยตั้งเป้าไปที่อุปกรณ์ III Stratix หากคุณวางแผนสําหรับการย้ายStratix IV E

เพื่อให้สอดคล้องกับหลักการตั้งชื่อ JEDEC อุปกรณ์ Stratix IV อนุญาตให้คุณเลือก "3.3-V LVTTL / LVCMOS" เป็นมาตรฐาน I/O ในซอฟต์แวร์ Quartus II ไม่มีตัวเลือกสําหรับ "3.0-V LVTTL / LVCMOS" อุปกรณ์ IV Stratix เข้ากันได้กับมาตรฐาน LVTTL และ 3.3V LVCMOS I/O 3.3V โดยใช้ VCCIO 3.0V หากคุณกําลังย้ายการออกแบบจากอุปกรณ์ Stratix III ไปยังอุปกรณ์ Stratix IV E คุณจะต้องเปลี่ยนมาตรฐาน I/O ทั้งหมดที่ใช้ "3.0-V LVTTL / LVCMOS" เป็น "3.3-V LVTTL / LVCMOS" เพื่อให้การออกแบบสามารถคอมไพล์ในอุปกรณ์ IV E Stratixได้สําเร็จ

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

Stratix® IV GT FPGA
Stratix® IV GX FPGA
Stratix® IV E FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้