ID บทความ: 000085555 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 01/04/2015

การปรับใช้งานการกําหนดค่าผ่านทางโปรโตคอล (CvP) ในคู่มือผู้ใช้ Altera: ปัญหาที่ทราบเกี่ยวกับเอกสาร

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ปัญหา 285006: บทที่ 3 CvP Topologies, เวอร์ชั่น 2015.01.12

รูปที่ 3-1, 3-2, 3-3, 3-4 และ 3-5 แสดงหมายเลขตัวต้านทานที่ดึงขึ้นสําหรับ nSTATUS, nCONFIG, CONFDONE และ CvP_CONFDONE เป็น 10kw แต่สิ่งเหล่านี้ควรเป็น 10k Ohm

ความละเอียด

ปัญหานี้จะได้รับการแก้ไขในเอกสารการเผยแพร่เพิ่มเติม

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 13 ผลิตภัณฑ์

Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA
Arria® V GZ FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA
Arria® V ST SoC FPGA
Arria® V GX FPGA
Arria® V GT FPGA
Cyclone® V SE SoC FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้