ID บทความ: 000085456 ประเภทข้อมูล: การติดตั้งและตั้งค่า การตรวจสอบครั้งล่าสุด: 01/09/2014

ทําไมการออกแบบ 1G/10G หรือ 10GBASE-KR PHY ของฉันจึงล้มเหลวในการจําลอง Verilog HDL

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • การจำลองแบบ
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชัน 14.0 Intel® Arria® 10 Edition คุณอาจเห็นคําเตือนต่อไปนี้ (หรือที่คล้ายกัน) ในการจําลองเมื่อเปิดใช้งานการฝึกอบรมลิงก์

    "คําเตือน: (vsim-3533) [FOFIW] - เปิดไฟล์ไม่สําเร็จ

    'USER_QUARTUS_INSTALLATION_PATH/acds/quartus/. /ip/altera/alt_xcvr/altera_xcvr_10gbase_kr/arria10/

    CPU/kra10_cpu_imem.ver' สําหรับการเขียน"

    การทําตามคําเตือนเหล่านี้ การฝึกอบรมลิงก์จะล้มเหลว

    ความละเอียด

    เมื่อต้องการแก้ไขปัญหานี้ ให้ทําตามขั้นตอนต่อไปนี้:

    1. นําทางไปยังไดเรกทอรีที่มีการสร้าง IP:

    <USER_IP_GENERATION_DIR>/altera_avalon_onchip_memory2_140/sim/

    2. ค้นหาไฟล์ Verilog HDL 2 ไฟล์ที่มีชื่อคล้ายกับที่แสดงด้านล่าง:

    krip_altera_avalon_onchip_memory2_140_<RANDOM_CHARACTERS>.v

    3. ค้นหาบรรทัดพารามิเตอร์ต่อไปนี้ที่คล้ายกับข้อความต่อไปนี้ในไฟล์แต่ละไฟล์จากด้านบน:

    INIT_FILE พารามิเตอร์ = "/USER_QUARTUS_INSTALLATION_PATH/acds/quartus/ /ip/altera/alt_xcvr/

    altera_xcvr_10gbase_kr/arria10/cpu/kra10_cpu_imem.hex";

    4.) เปลี่ยนแต่ละพารามิเตอร์เป็น:

    พารามิเตอร์ INIT_FILE="kra10_cpu_Xmem.hex";

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 SX SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้