ID บทความ: 000085417 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 31/12/2013

ฉันสามารถใช้การบ้าน INPUT_TERMINATION .qsf เพื่อกําหนดการยกเลิกบนชิป (OCT) ให้กับพิน IO ของตัวรับส่งสัญญาณ REFCLK หรือตัวรับส่งสัญญาณในพิน IO Stratix V, Arria V และ Cyclone V ได้หรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ไม่ คุณไม่สามารถใช้การมอบหมายINPUT_TERMINATIONเพื่อกําหนดการยกเลิกบนชิป (OCT) ให้กับพินตัวรับส่งสัญญาณบนอุปกรณ์ Stratix® V, Arria® V และ Cyclone® V แต่คุณจะต้องใช้หนึ่งในงาน QSF ต่อไปนี้ :

XCVR_GT_IO_PIN_TERMINATION (ขารับส่งสัญญาณ IO ของตัวรับส่งสัญญาณ V STRATIX)

XCVR_IO_PIN_TERMINATION (พิน IO ตัวรับส่งสัญญาณ)

XCVR_REFCLK_PIN_TERMINATION (พิน REFCLK)

ดูที่ คู่มือผู้ใช้ตัวรับส่งสัญญาณ Altera PHY IP Core (PDF) สําหรับข้อมูลเพิ่มเติมเกี่ยวกับวิธีการใช้การบ้านเหล่านี้
โปรดทราบว่าหากคุณใช้การมอบหมายINPUT_TERMINATIONบนพินตัวรับส่งสัญญาณ ซอฟต์แวร์ Quartus II จะถูกละเลยโดยซอฟต์แวร์ Quartus® II และจะมีการกําหนดตัวเลือกการยกเลิกตามค่าเริ่มต้นให้กับพินเหล่านี้

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 11 ผลิตภัณฑ์

Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA
Cyclone® V GX FPGA
Stratix® V GS FPGA
Arria® V GZ FPGA
Arria® V SX SoC FPGA
Arria® V ST SoC FPGA
Arria® V GX FPGA
Arria® V GT FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้