ID บทความ: 000085185 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 08/10/2015

ทําไมธุรกรรมของฉันผ่านอินเทอร์เฟซ Arria 10 Light Weight Axi ทํางานไม่ถูกต้องในฮาร์ดแวร์

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย เนื่องจากปัญหาในข้อจํากัดเวลาที่สร้างขึ้นโดยอัตโนมัติในซอฟต์แวร์ Quartus® II เวอร์ชั่น 15.0 อัปเดต 2 และก่อนหน้า เส้นทางผ่านอินเทอร์เฟซ Arria® 10 น้ําหนักเบา AXI จะไม่ได้รับการวิเคราะห์อย่างถูกต้องซึ่งอาจนําไปสู่ปัญหาการทํางานในฮาร์ดแวร์
ความละเอียด

เพื่อหลีกเลี่ยงปัญหานี้ แสดงความคิดเห็นเกี่ยวกับการกําหนดเวลาต่อไปนี้จากไฟล์ *altera_arria10_interface_generator*.sdc

set_false_path -through [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*aw_ready]
set_false_path - ผ่าน [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*aw_valid]
set_false_path -through [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*w_ready]
set_false_path -through [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*w_valid]
set_false_path -through [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*ar_ready]
set_false_path -through [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*ar_valid]

ปัญหานี้ได้รับการกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Quartus II ในอนาคต

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

Intel® Arria® 10 SX SoC FPGA
Intel® Arria® 10 GX FPGA
Intel® Arria® 10 GT FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้