ID บทความ: 000085173 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 28/09/2015

อุปกรณ์ Altera รองรับพินอินพุต LVDS แบบลอยตัวหรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

Altera®ตระกูลอุปกรณ์ต่อไปนี้รองรับพินอินพุต LVDS แบบลอย:

Stratix® - ซีรีส์เริ่มต้นด้วยอุปกรณ์ Stratix III

HardCopy® - ซีรีส์เริ่มต้นด้วยอุปกรณ์ HardCopy III

Arria® - ซีรีส์เริ่มต้นด้วยอุปกรณ์ Arria II GX

Cyclone® - ซีรีส์เริ่มต้นด้วยอุปกรณ์ Cyclone V

อย่างไรก็ตาม จะต้องใช้ความทนทานต่อความแตกต่าง 100ohm บนขา P และ N ของตัวรับสัญญาณ LVDS  สามารถใช้การยกเลิกภายในได้หากมีสําหรับตระกูลอุปกรณ์

จะไม่เกิดความเสียหายหากสัญญาณเข้า LVDS ลอยอยู่จากเทรย์หรือการ์ดที่ไม่ได้เสียบอยู่ อย่างไรก็ตาม คุณต้องพิจารณาสิ่งต่อไปนี้:

อินพุตลอยจะทําให้เกิดกิจกรรมการสลับที่ไม่รู้จักซึ่งนําไปสู่เสียงรบกวนที่ถูกฉีดที่ตัวรับสัญญาณและการใช้กระแสไฟฟ้าที่สูงขึ้น ซึ่งทั้งหมดนี้ขึ้นอยู่กับการออกแบบและไม่สามารถระบุได้โดยAltera ขอแนะนําให้ใช้รูปแบบอคติภายนอกหากการใส่เสียงรบกวนและข้อกําหนดในปัจจุบันเพิ่มขึ้นเป็นสิ่งที่ไม่ต้องการ

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 27 ผลิตภัณฑ์

Cyclone® V GT FPGA
Cyclone® III FPGA
Stratix® V GX FPGA
Cyclone® IV GX FPGA
Cyclone® V GX FPGA
Arria® V GZ FPGA
Stratix® V GS FPGA
Arria® V GX FPGA
Stratix® V GT FPGA
Arria® V GT FPGA
Stratix® IV GX FPGA
Stratix® III FPGA
Arria® II GX FPGA
Arria® II GZ FPGA
Cyclone® V E FPGA
Stratix® V E FPGA
อุปกรณ์ HardCopy™ III ASIC
Cyclone® V SX SoC FPGA
Cyclone® V ST SoC FPGA
อุปกรณ์ HardCopy™ IV GX ASIC
Cyclone® V SE SoC FPGA
Cyclone® IV E FPGA
Arria® V SX SoC FPGA
Arria® V ST SoC FPGA
อุปกรณ์ HardCopy™ IV E ASIC
Stratix® IV E FPGA
Stratix® IV GT FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้