ID บทความ: 000085124 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 05/02/2014

ทําไมโหนดทั้งหมดที่ลงท้ายด้วย *sync*/*s0* ถูกตั้งค่าเป็น set_false_path ในโครงการของฉันอย่างไม่ถูกต้องเมื่อใช้ฟังก์ชัน CPRI MegaCore

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • CPRI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ตั้งแต่ซอฟต์แวร์ Quartus® II เวอร์ชั่น 12.0 เมื่อคุณสร้าง IP อินเทอร์เฟซวิทยุสาธารณะทั่วไป (CPRI) ในการออกแบบของคุณ ไฟล์ "altera_cpri.sdc" จะถูกสร้างขึ้นโดยอัตโนมัติ

    ประกอบด้วย set_false_path ข้อจํากัดดังนี้:

    set_false_path -จาก * -to *sync

    set_false_path -จาก * -to *sync[*]

    set_false_path -จาก * -ไปยัง *sync1

    set_false_path -จาก * -to *sync1[*]

    set_false_path -ตั้งแต่ * -ถึง *s0

    set_false_path -จาก * -ถึง *s0[*]

    ตามที่ไม่มีการปรับเปลี่ยน ชื่อปลายทางที่เทียบเท่าทั้งหมดในโครงการของคุณจะถูกระบุด้วย set_false_path ถูก

    ความละเอียด

    เพื่อให้แน่ใจว่ามีการใช้ข้อจํากัด SDC กับอินสแตนซ์ที่เกี่ยวข้องกับ CPRI เท่านั้น คุณต้องแก้ไขไฟล์ Synopsys Design Constraint (.sdc) ด้วยตนเองโดยการใส่ชื่ออินสแตนซ์ CPRI ที่ใช้ในโครงการของคุณ ตัวอย่างเช่น:

    set_false_path -from * ถึง **sync

    set_false_path -from * ถึง **sync[*]

    set_false_path -จาก * -to **sync1

    สําหรับรายละเอียดเพิ่มเติมเกี่ยวกับปัญหานี้ โปรดดูที่ "ภาคผนวก F.Integrating ข้อจํากัดการกําหนดเวลาคอร์ CPRI IP ในการออกแบบเต็มรูปแบบ" ใน คู่มือผู้ใช้ฟังก์ชัน CPRI MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้