ID บทความ: 000084952 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 13/02/2014

ฉันจะใช้ตัวเลือก Half-rate Bridge สําหรับการเชื่อมต่อกับคอนโทรลเลอร์หน่วยความจําแบบเต็มอัตราได้อย่างไร

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ในขณะที่ใช้ซอฟต์แวร์ Quartus® II เวอร์ชันก่อน 11.0 ตัวเลือก half-rate bridge เป็นพารามิเตอร์ที่เลือกได้ในเมกะไวเซอร์ IP ตัวควบคุมหน่วยความจํา

ในขณะที่ใช้ซอฟต์แวร์ Quartus® II เวอร์ชัน 11.0 ขึ้นไป ตัวเลือกเดียวที่รองรับ IP Altera สําหรับบริดจ์ครึ่งอัตราคือการใช้ SOPC Builder Avalon-MM DDR Memory Half-Rate Bridge ซึ่งสามารถใช้ในโครงการ QSYS ในซอฟต์แวร์ Quartus® II เวอร์ชันล่าสุด

สําหรับเอกสารเกี่ยวกับบริดจ์แบบครึ่งอัตรา โปรดดูบท Avalon Memory Mapped Bridges ของ คู่มือผู้ใช้ SOPC Builder

ความละเอียด

ในขณะที่ใช้ซอฟต์แวร์ Quartus® II เวอร์ชัน 11.0 ขึ้นไป ตัวเลือกเดียวที่รองรับ IP Altera สําหรับบริดจ์ครึ่งอัตราคือการใช้ SOPC Builder Avalon-MM DDR Memory Half-Rate Bridge ซึ่งสามารถใช้ในโครงการ QSYS ในซอฟต์แวร์ Quartus® II เวอร์ชันล่าสุด

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 23 ผลิตภัณฑ์

Arria® V GT FPGA
Stratix® III FPGA
Stratix® IV GX FPGA
Arria® II GX FPGA
Arria® II GZ FPGA
Stratix® IV GT FPGA
Cyclone® V E FPGA
Stratix® V E FPGA
Cyclone® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SE SoC FPGA
Arria® V SX SoC FPGA
Arria® V ST SoC FPGA
Stratix® IV E FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® IV GX FPGA
Cyclone® IV E FPGA
Stratix® V GT FPGA
Cyclone® V GX FPGA
Stratix® V GS FPGA
Arria® V GZ FPGA
Arria® V GX FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทําขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรพึ่งพาความสมบูรณ์หรือความถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคําแปล เวอร์ชันภาษาอังกฤษจะมีผลบังคับและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้