ID บทความ: 000084755 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

ทําไมฉันถึงเห็น Memory Write CAS Latency (CWL) 5 ตัวในการจําลองของฉันเมื่อฉันตั้งค่าพารามิเตอร์นี้เป็น 6 ในเมกะวิซซอร์สคอนโทรลเลอร์ DDR3 High Performance (HP)

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

หากคุณตั้งค่า "ตัวเลือกการจําลองการปรับเทียบอัตโนมัติ" DDR3 HP Controller"®ในโหมด "ข้ามการปรับเทียบ" ในการจําลอง คุณจะเห็น CWL ที่ 5 แม้ว่าคุณจะตั้งค่าพารามิเตอร์ CWL เป็น 6 ใน IP Megawizard ก็ตาม

ซอฟต์แวร์ Quartus® II และ IP เวอร์ชัน 8.1 และรุ่นก่อนหน้าจะรองรับ CWL ที่ 5 สําหรับโหมด "ข้ามการปรับเทียบ" เท่านั้น

เปลี่ยนการตั้งค่าสําหรับ "ตัวเลือกการจําลองการปรับเทียบอัตโนมัติ" เป็น "การปรับเทียบด่วน" หรือโหมด "การปรับเทียบเต็มรูปแบบ" เพื่อรับค่า CWL ที่ถูกต้อง 6 ตัวในการจําลอง

ปัญหานี้จะได้รับการแก้ไขในเวอร์ชันในอนาคตของซอฟต์แวร์ IP และ Quartus II

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

Stratix® IV E FPGA
Stratix® IV GX FPGA
Stratix® III FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้