ปัญหาสำคัญ
อินเทอร์เฟซ QDR II บนอุปกรณ์ Arria 10 อาจประสบปัญหาในการกําหนดเวลา ปิด ปัญหานี้เห็นได้ชัดเจนที่สุดเมื่อคอร์ต่อพ่วงและ Periphery-to-core โอนเข้าใกล้ 333 MHz ด้วย PLL VCO ที่น้อยกว่า 600 MHz
วิธีแก้ไขปัญหาสําหรับปัญหานี้คือทําสิ่งใดสิ่งหนึ่งต่อไปนี้:
- ลองคอมไพล์ด้วยหลายข้อมูลเริ่มต้น
- ใช้ค่า PLL VCO ที่มากกว่า 600 MHz