ID บทความ: 000084695 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 14/12/2015

ปัญหาการปิดเวลาที่เป็นไปได้สําหรับอินเทอร์เฟซ QDR II บนอุปกรณ์ Arria 10

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT

ปัญหาสำคัญ

คำอธิบาย

อินเทอร์เฟซ QDR II บนอุปกรณ์ Arria 10 อาจประสบปัญหาในการกําหนดเวลา ปิด ปัญหานี้เห็นได้ชัดเจนที่สุดเมื่อคอร์ต่อพ่วงและ Periphery-to-core โอนเข้าใกล้ 333 MHz ด้วย PLL VCO ที่น้อยกว่า 600 MHz

ความละเอียด

วิธีแก้ไขปัญหาสําหรับปัญหานี้คือทําสิ่งใดสิ่งหนึ่งต่อไปนี้:

  • ลองคอมไพล์ด้วยหลายข้อมูลเริ่มต้น
  • ใช้ค่า PLL VCO ที่มากกว่า 600 MHz

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Intel® Arria® 10 FPGA และ SoC FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้