เนื่องจากปัญหาในALTDQ_DQS2เมกะการทํางานร่วมกันในซอฟต์แวร์ Quartus® II ข้อผิดพลาดอาจเกิดขึ้นที่ผลลัพธ์ของบล็อกลอจิก DQS ซึ่งอาจทําให้เกิดข้อผิดพลาดในการอ่านแบบสุ่มเมื่อทําการทดสอบ PVT การออกแบบของคุณจะได้รับผลกระทบหากเงื่อนไขทั้งสามประการต่อไปนี้เป็นจริง:
1. โปรโตคอลแบบกําหนดเองใช้แบบ Strobe ซึ่งมีการเปิดใช้งานตัวเลือก การจับภาพแบบสองทิศทาง ใน ALTDQ_DQS2 MegaWizard™ GUI
2. มีการใช้บล็อก DQS เปิดใช้งาน ซึ่งมีการเปิดใช้งานตัวเลือก Use Capture Strobe enable block ใน ALTDQ_DQS2 MegaWizard GUI (ใช้ได้กับArria®ตระกูล V GZ และ Stratix®ตระกูล V เท่านั้น)
3. หากความถี่หน่วยความจําทํางานอยู่ในช่วงที่ได้รับผลกระทบ:
• Cyclone® V E/GX/GT/SE/SX/ST & SoC: ความถี่ทั้งหมด
• Arria® V GX/GT/SX/ST & SoC: ความถี่ทั้งหมด
• Arria® V GZ: < 445MHz
• Stratix® V (-1/-2 speed grade): <480MHz
• Stratix® V (-3/-4 speed grade): <445MHz
หากการออกแบบของคุณได้รับผลกระทบ Alteraแนะนําวิธีแก้ไขปัญหาต่อไปนี้ โปรดทราบว่าการอัปเกรดซอฟต์แวร์ Quartus จําเป็นสําหรับการแก้ไขปัญหา
• สําหรับArria® V (ยกเว้น GZ) และตระกูล Cyclone® V: อัปเกรดเป็นซอฟต์แวร์ Quartus เวอร์ชั่น 14.0 และใหม่กว่า
• สําหรับArria®ตระกูล V GZ และ Stratix® V: อัปเกรดเป็นซอฟต์แวร์ Quartus เวอร์ชั่น 13.1 และใหม่กว่า
โปรดดูวิธีการแก้ไขปัญหาในไฟล์ ALTDQ_DQS2_DQS_Logic_Block PDF สําหรับแอปพลิเคชันของคุณ