Alteraได้ระบุปัญหานี้ในการออกแบบที่คอมไพล์โดยใช้ซอฟต์แวร์ Quartus® II เวอร์ชัน 9.0 SP2 หรือเวอร์ชันก่อนหน้า
อุปกรณ์ที่ได้รับผลกระทบ - Stratix® IV GX, Stratix® IV GT, Arria® II GX
โซลูชัน - สําหรับการออกแบบทั้งหมด ยกเว้นสองกรณีที่ระบุไว้ด้านล่าง ให้ดาวน์โหลดโปรแกรมปรับปรุงต่อไปนี้ที่ด้านบนของซอฟต์แวร์ Quartus® II เวอร์ชัน 9.0 SP2 และทําการคอมไพล์การออกแบบใหม่
Windows-
ซอฟต์แวร์ Quartus II เวอร์ชัน 9.0 SP2 Windows Patch 2.53
Linux-
ซอฟต์แวร์ Quartus II เวอร์ชัน 9.0 SP2 Linux Patch 2.53
กรณียกเว้นที่ 1: ช่องสัญญาณตัวรับส่งสัญญาณแบบทันทีทั้งหมดบนด้านใดด้านหนึ่งของอุปกรณ์ได้รับการกําหนดค่าเป็น "ตัวส่งสัญญาณเท่านั้น" และไม่ได้เชื่อมต่อกับคอนโทรลเลอร์การกําหนดค่าใหม่แบบไดนามิก (altgx_reconfig Megafunction)
กรณียกเว้นที่ 2: ไม่มีช่องสัญญาณตัวรับส่งสัญญาณเกิดขึ้นทันทีทางด้านซ้ายของอุปกรณ์ แต่ใช้พิน Refclk เฉพาะหนึ่งตัวขึ้นไปจากด้านซ้ายเป็นพินอินพุตสัญญาณนาฬิกาFPGA กรณีเดียวกันนี้มีผลกับด้านขวาของอุปกรณ์
โซลูชันสําหรับกรณีที่ 1 และกรณีที่ 2: สร้างอินสแตนซ์ช่องสัญญาณตัวรับสัญญาณแบบหลอมรวมบนแต่ละด้านของอุปกรณ์ที่ตรงตามเงื่อนไขที่ระบุไว้ในกรณียกเว้น 1 หรือเคสที่ 2 ดาวน์โหลดโปรแกรมแก้ไขโดยใช้ลิงก์ที่แสดงไว้ด้านบน ติดตั้งโปรแกรมแก้ไขบนซอฟต์แวร์ Quartus II เวอร์ชั่น 9.0 SP2 และคอมไพล์การออกแบบของคุณใหม่