ID บทความ: 000084098 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 01/07/2013

อินเทอร์เฟซ LPDDR2 บนอุปกรณ์ Arria V SoC อาจล้มเหลวในการกําหนดเวลาหลังการกําหนดเวลา

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

ปัญหาสำคัญ

คำอธิบาย

ปัญหานี้มีผลต่อผลิตภัณฑ์ LPDDR2

เนื่องจากโมเดลการกําหนดเวลาเบื้องต้น อินเทอร์เฟซ LPDDR2 บน Arria อุปกรณ์ V SoC อาจล้มเหลวในการกําหนดเวลา Postamble ในรายงาน DDR

ความละเอียด

วิธีแก้ไขปัญหาสําหรับปัญหานี้คือการเพิกเฉยต่อการกําหนดเวลาที่เลื่อนเวลา ล้ม เหลว

ปัญหานี้จะได้รับการแก้ไขในเวอร์ชันในอนาคต

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Arria® V FPGA และ SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้