ID บทความ: 000084022 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 27/07/2018

ทําไมความล้มเหลวในการเขียนหน่วยความจํา MLAB ในฮาร์ดแวร์ของฉันสําหรับการออกแบบของฉันที่คอมไพล์ด้วยซอฟต์แวร์ Quartus II 9.1 และก่อนหน้า

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

 

คุณอาจเห็นลักษณะการทํางานนี้กับซอฟต์แวร์ Quartus® II เวอร์ชั่น 9.1 และก่อนหน้าเมื่อ MLAB ถูกปรับตั้งค่าโดยไม่มีการเปิดใช้งานนาฬิกา และ LUTRAM ไม่ได้ใช้เส้นทางนาฬิกาเดียวกันกับการลงทะเบียน Datain เงื่อนไขนี้ก่อให้เกิดปัญหาของ Assembler ซึ่งส่งผลกับการเปิดใช้งานสัญญาณนาฬิกาของ LUTRAM และเป็นเหตุให้ MLAB ถูกปิดใช้งานเสมอสําหรับการดําเนินการเขียน ข้อผิดพลาดนี้อาจส่งผลกระทบต่อการออกแบบที่กําหนดเป้าหมายStratix® III, Stratix IV และตระกูลอุปกรณ์ II GX Arria®

หากการออกแบบของคุณถูกคอมไพล์ด้วย ซอฟต์แวร์ Quartus II เวอร์ชั่น 9.1 หรือก่อนหน้า และ ทํางานสําเร็จในฮาร์ดแวร์ ควรระบุว่าข้อผิดพลาดของ Assembler ไม่ได้เกิดขึ้นและจะมองไม่เห็นความล้มเหลวของ MLAB

 

มีโปรแกรมแก้ไขเพื่อแก้ไขปัญหานี้สําหรับซอฟต์แวร์ Quartus II เวอร์ชั่น 9.1  ดาวน์โหลดและติดตั้ง Patch 0.59 จากลิงก์ที่เหมาะสมด้านล่างและคอมไพล์การออกแบบของคุณใหม่

 

ปัญหานี้ได้รับการกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Quartus II เวอร์ชันในอนาคต

 

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

Arria® II GX FPGA
Stratix® IV FPGA
Stratix® III FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้