ID บทความ: 000082812 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 30/06/2014

มีข้อจํากัดในการจัดวางช่องสัญญาณเมื่อใช้ช่องสัญญาณตัวรับส่งสัญญาณแบบผูกมัดโดยใช้ซอฟต์แวร์ Quartus II สําหรับอุปกรณ์ Stratix V GX, GS และ GT หรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ใช่ มีข้อจํากัดในการจัดวางช่องสัญญาณเมื่อใช้ช่องสัญญาณตัวรับส่งสัญญาณแบบผูกมัดโดยใช้ซอฟต์แวร์ Quartus® II สําหรับอุปกรณ์ Stratix® V GX, GS และ GT

ต้องกําหนดเลนลอจิคัล 0 ให้กับช่องสัญญาณที่มีตัวแบ่งสัญญาณนาฬิกาส่วนกลาง ในอุปกรณ์รับส่งสัญญาณ Stratix V นี่คือช่องสัญญาณ 1 หรือ 4 ภายในธนาคารตัวรับส่งสัญญาณที่แสดงเป็นตัวหนาสําหรับตัวอย่างด้านล่าง

หากใช้ ATX PLL เป็น Tx PLL จะต้องวางเลนแบบลอจิคัล 0 ไว้ใน:

  • ช่อง 1 หรือช่อง 4
  • ข้อกําหนดนี้จํากัดจํานวนอินเตอร์เฟซที่ถูกผูกไว้ที่เป็นไปได้ต่อธนาคารตัวรับส่งสัญญาณสองตัว

GXB_[Tx,Rx]_[L,R][5,11,17,23] = เลนแบบลอจิคัล 5
GXB_[Tx,Rx]_[L,R][4,10,16,22] = เลนแบบลอจิคัล 4
GXB_[Tx,Rx]_[L,R][3,9,15,21] = เลนแบบลอจิคัล 3
GXB_[Tx,Rx]_[L,R][2,8,14,20] = เลนแบบลอจิคัล 2
GXB_[Tx,Rx]_[L,R][1,7,13,19] = เลนแบบลอจิคัล 0
GXB_[Tx,Rx]_[L,R][0,6,12,18] = เลนแบบลอจิคัล 1

หากใช้ CMU PLL เป็น Tx PLL จะต้องวางช่องสัญญาณลอจิก 0 ไว้ใน:

  • ช่องสัญญาณ 1 หากมีการใช้ช่องสัญญาณ 4 เป็น CMU
  • ช่องสัญญาณ 4 หากมีการใช้ช่องสัญญาณ 1 เป็น CMU
  • ข้อกําหนดนี้จํากัดจํานวนอินเทอร์เฟซแบบผูกมัดที่เป็นไปได้ต่อธนาคารตัวรับส่งสัญญาณหนึ่งตัว

GXB_[Tx,Rx]_[L,R][5,11,17,23] = เลนแบบลอจิคัล 1
GXB_[Tx,Rx]_[L,R][4,10,16,22] = เลนแบบลอจิคัล 0
GXB_[Tx,Rx]_[L,R][3,9,15,21] = เลนแบบลอจิคัล 2
GXB_[Tx,Rx]_[L,R][2,8,14,20] = เลนแบบลอจิคัล 3
GXB_[Tx,Rx]_[L,R][1,7,13,19] = ใช้เป็น CMU
GXB_[Tx,Rx]_[L,R][0,6,12,18] = ไม่ได้ใช้

การไม่ปฏิบัติตามข้อกําหนดการวางแชนแนล 0 แบบลอจิคัลจะส่งผลให้เกิดข้อผิดพลาดซอฟต์แวร์ Quartus II คล้ายกับที่แสดงด้านล่าง

ข้อผิดพลาด: ข้อจํากัดที่ผิดกฎหมายของช่องสัญญาณตัวส่งสัญญาณสําหรับ I/O tx_serial_data[0] ไปยังภูมิภาค (210, 21) ถึง (210, 21): ไม่มีสถานที่ที่ถูกต้องในภูมิภาค

ข้อมูล: Atom I/O pad tx_serial_data[0] จํากัดอยู่ที่ตําแหน่งPIN_AK4เนื่องจาก: ข้อจํากัดของตําแหน่งผู้ใช้ (PIN_AK4)

ข้อผิดพลาด: ไม่พบตําแหน่งช่องสัญญาณตัวส่งสัญญาณสําหรับtx_serial_data I/O[0] ที่เปิดใช้งานการกําหนดเส้นทางของสายนาฬิกาเชื่อม

ข้อจํากัดนี้ถูกกําหนดให้ลบออกในซอฟต์แวร์ Quartus II เวอร์ชันในอนาคต

ความละเอียด

หากต้องการแก้ไขปัญหาข้อจํากัดนี้ คุณสามารถตั้งค่าโหมด Bonding เป็น PLL Feedback Compensation (fb_compensation) ใน Megawizard™ ตัวรับส่งสัญญาณ

คุณยังคงต้องปฏิบัติตามข้อกําหนดการจัดวางช่องสัญญาณที่ต่อเนื่อง

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้