ID บทความ: 000082611 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 13/08/2012

กระบวนการสอบเทียบตัวรับส่งสัญญาณบนชิปใช้เวลานานเท่าใดในStratixอุปกรณ์ IV GX/T และ Arria II GX/Z

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

กระบวนการสอบเทียบการยกเลิกตัวรับส่งสัญญาณบนชิปจะใช้เวลา 33,000 รอบcal_blk_clkจากการแยกสัญญาณcal_blk_powerdownบนอุปกรณ์ Stratix® IV GX/T และ Arria® II GX/Z

ช่วงเวลานี้มีผลกับบล็อกการปรับเทียบที่ควบคุมบล็อกตัวรับส่งสัญญาณหนึ่งบล็อกหรือหลายตัว

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

Arria® II GZ FPGA
Arria® II GX FPGA
Stratix® IV GT FPGA
Stratix® IV GX FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้