ID บทความ: 000082416 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 17/10/2012

คําเตือน: ละเลยการกําหนดสมดุลบล็อก DSP หรือการตั้งค่าพารามิเตอร์เมกะฟังก์ชันที่ขัดแย้งกันต่อไปนี้กับชิ้นบล็อก DSP ที่มีโหนดเอาต์พุตบล็อก DSP <nodename></nodename>

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II คุณอาจเห็นคําเตือนนี้เมื่อใช้Altera®คอร์ DSP Megafunctions หรือ DSP Builder และการกําหนดเป้าหมายStratix® III หรืออุปกรณ์ IV Stratix ฟังก์ชันเหล่านี้กําหนดเป้าหมายวงจรตัวคูณเฉพาะตามค่าเริ่มต้นและการปรับสมดุลบล็อก DSP ไม่สามารถกําหนดเป้าหมายฟังก์ชันเหล่านี้ใหม่เพื่อใช้งานลอจิก

    หากต้องการแก้ไขปัญหานี้และกําหนดเป้าหมายฟังก์ชันใหม่ด้วยตนเองเพื่อใช้ลอจิกแทนวงจรตัวคูณเฉพาะ ให้เพิ่มการบ้านต่อไปนี้สําหรับแต่ละอินสแตนซ์ที่คุณต้องการกําหนดเป้าหมายใหม่ให้กับไฟล์การตั้งค่า Quartus II (.qsf):

    set_parameter -name dedicated_multiplier_circuitry NO -to
    set_parameter -name dsp_block_balancing "Logic Elements" –to

    ปัญหานี้ได้รับการกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Quartus II ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Stratix® III FPGA
    Stratix® IV E FPGA
    Stratix® IV GT FPGA
    Stratix® IV GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้