ID บทความ: 000081965 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 01/10/2013

ฉันจะทําการจําลอง IBIS เมื่อใช้พิน VREF เป็นพิน I/O ทั่วไปทั่วไปได้อย่างไร

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ความจุพินสูงกว่าพิน VREF มากกว่าพิน I/O อเนกประสงค์  รุ่น IBIS ไม่มีความจุพินเพิ่มเติมสําหรับพิน VREF เมื่อใช้งานเป็นพิน I/O ปกติ  คุณควรเพิ่มตัวเก็บประจุอินพุตให้กับการจําลอง IBIS ของคุณในบัญชีเพื่อเพิ่มความจุเพิ่มเติม

ดูตารางข้อมูลอุปกรณ์ที่เกี่ยวข้องสําหรับค่าความจุพิน VREF สําหรับอุปกรณ์ที่คุณกําลังกําหนดเป้าหมาย 

 

 

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 16 ผลิตภัณฑ์

Cyclone® V GT FPGA
Cyclone® III FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA
Cyclone® II FPGA
Cyclone® V GX FPGA
Arria® V GZ FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Arria® V ST SoC FPGA
Arria® V GX FPGA
Cyclone® FPGA
Arria® V GT FPGA
Cyclone® III LS FPGA
Cyclone® V SE SoC FPGA
Cyclone® V E FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้