เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชั่น 13.1 คุณจะเห็นข้อความแสดงข้อผิดพลาดนี้เมื่อกําหนดพินอินพุตหรือสองทิศทางที่แตกต่างกันในธนาคารที่มี VCCIO น้อยกว่า 2.5V
ตัวอย่างข้อความแสดงข้อผิดพลาดแบบเต็มแสดงขึ้นด้านล่าง:
ข้อผิดพลาด (11924): ธนาคาร \'8D\' ขัดแย้งกับการตั้งค่า VCCIO
ข้อผิดพลาด (11928): \'pin_name\' ที่มีมาตรฐาน I/O Differential 1.5-V SSTL Class I, มีข้อจํากัดให้อยู่ในธนาคาร \'8D\'
ข้อมูล (11929): \'1.5V\' เป็นค่า VCCIO ที่ถูกต้อง
ข้อผิดพลาด (11928): \'pin_name\' ที่มี LVDS มาตรฐาน I/O มีข้อจํากัดให้อยู่ภายในธนาคาร \'8D\'
ข้อมูล (11929): \'2.5V\' เป็นค่า VCCIO ที่ถูกต้อง
ข้อผิดพลาด (11802): ไม่สามารถออกแบบในอุปกรณ์ได้
มีโปรแกรมแก้ไขเพื่อแก้ไขปัญหานี้สําหรับซอฟต์แวร์ Quartus® II เวอร์ชั่น 13.1 ดาวน์โหลดและติดตั้งโปรแกรมแก้ไข 0.07 จากลิงก์ต่อไปนี้ด้านล่าง
ดาวน์โหลดซอฟต์แวร์ Quartus II เวอร์ชัน 13.1 Patch 0.07 สําหรับ Windows
ดาวน์โหลดซอฟต์แวร์ Quartus II เวอร์ชั่น 13.1 Patch 0.07 สําหรับ Linux
Readme สําหรับซอฟต์แวร์ Quartus II เวอร์ชั่น 13.1 Patch 0.07