ID บทความ: 000081772 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 24/11/2011

การกําหนดเวลางานออกแบบ ECC และ CSR ล้มเหลว

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    สําหรับการออกแบบที่สร้างขึ้นด้วย II คอนโทรลเลอร์ประสิทธิภาพสูง (HPC II) เวอร์ชัน 11.0 หรือ ในภายหลังและกําหนดค่าด้วย เปิดใช้งานการกําหนดค่าและสถานะ ลงทะเบียนอินเทอร์เฟซ หรือ เปิดใช้งานการตรวจจับและการแก้ไขข้อผิดพลาด เปิดใช้ตัวเลือกลอจิก ECC และ CSR องค์ประกอบต่างๆ จะล้มเหลวในการกําหนดเวลาในซอฟต์แวร์ Quartus II

    ความละเอียด

    วิธีแก้ไขปัญหาสําหรับปัญหานี้มีดังนี้:

    1. สร้างไฟล์ SDC ใหม่ในโครงการของคุณ
    2. เพิ่มบรรทัดต่อไปนี้ไปยังไฟล์ SDC ของคุณ:set_multicycle_path -from [get_keepers {*csr_*}] -to [get_keepers {*}] -setup -end 2 set_multicycle_path -from [get_keepers {*csr_*}] -to [get_keepers {*}] -hold -end 2
    3. เพิ่มไฟล์ SDC ในโครงการของคุณโดยคลิกเพิ่ม/ลบ ไฟล์ใน Project จากเมนู Project

    ปัญหานี้จะได้รับการแก้ไขในเวอร์ชันในอนาคตของ DDR2 และ คอนโทรลเลอร์ DDR3 SDRAM พร้อม UniPHY

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้