ID บทความ: 000081628 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 17/12/2014

ทําไมการปรับเทียบอินเทอร์เฟซหน่วยความจําภายนอกค้างหลังจากการอัปเดต CvP เมื่อใช้คอนโทรลเลอร์หน่วยความจําฮาร์ด DDR3, DDR2 หรือ LPDDR2 UniPHY

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เมื่อกําหนดค่าไฟล์ SOF ผ่านวิธีการกําหนดค่าผ่านโปรโตคอล (CvP) ที่มีการออกแบบที่มีคอนโทรลเลอร์หน่วยความจําฮาร์ด UniPHY คุณอาจสังเกตเห็นว่าการสอบเทียบล้มเหลวหลังจากการอัปเดต CvP เกิดขึ้น สัญญาณสถานะการสอบเทียบอินเทอร์เฟซหน่วยความจําภายนอก local_cal_fail และ local_cal_success ไม่เคยถูกเรียกใช้งาน

    ปัญหานี้เกิดขึ้นเนื่องจากเนื้อหาของหน่วยความจํา M20K/M10K RAM ที่ใช้สําหรับกระบวนการสอบเทียบเสียหายหลังจากการอัปเดต CvP

    ความละเอียด

    ติดต่อ Intel® สําหรับรายละเอียดของการแก้ไขปัญหา

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 11 ผลิตภัณฑ์

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Cyclone® V GX FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Cyclone® V E FPGA
    Cyclone® V SE SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้