ID บทความ: 000081253 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/12/2013

ทําไมฉันจึงได้รับการมอบหมายตําแหน่งพินที่ไม่ถูกต้องเมื่อฉันเปลี่ยนอุปกรณ์เป้าหมายของ Ethernet MAC ขนาด 40 และ 100-Gbps และการออกแบบตัวอย่าง PHY MegaCore

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • อีเธอร์เน็ต
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เมื่อคุณเปลี่ยนอุปกรณ์เป้าหมายของอีเธอร์เน็ต MAC 40 และ 100-Gbps และ PHY MegaCore® ตัวอย่างเช่น การออกแบบ คุณต้องลบการมอบหมายตําแหน่งทั้งหมดเมื่อได้รับพร้อมท์ อย่างไรก็ตาม คุณจะยังคงพบข้อผิดพลาดที่เหมาะสมสําหรับการบ้านพินที่ผิดกฎหมาย ตัวอย่างข้อความแสดงข้อผิดพลาดแสดงขึ้นด้านล่าง:

    ข้อผิดพลาด (171016): ไม่สามารถวางโหนด "cfp_mod_lopwr" -- PIN_AW37การมอบหมายตําแหน่งที่ไม่ถูกต้อง

    ข้อความแสดงข้อผิดพลาดนี้เกิดจากการที่ข้อจํากัดด้านการออกแบบตัวอย่างถูกแยกเป็น 2 Quartus®ไฟล์การตั้งค่า II (.qsf) ไฟล์ ตัวแรก.qsf ไฟล์เป็นโครงการหลัก.qsf ไฟล์ (การเปลี่ยนแปลง<>_example/example_design/_top_sv/_top_sv.qsf). ในเรื่องนี้ .qsf ไฟล์ที่คุณจะเห็นการอ้างอิงถึงไฟล์ที่สอง .qsf ไฟล์ (การเปลี่ยนแปลง<>_example/example_design/common/common_settings_sv.qsf) ตามที่แสดงด้านล่าง:

        แหล่ง /common/common_settings_sv.qsf

    .qsf ตัวที่สองนี้มีข้อจํากัดด้านตําแหน่งทั้งหมดที่เฉพาะเจาะจงสําหรับบอร์ดการพัฒนาการออกแบบตัวอย่าง

    ความละเอียด

    ลบข้อจํากัดตําแหน่งทั้งหมดในไฟล์ _example/example_design/common/common_settings_sv.qsf และคอมไพล์การออกแบบของคุณใหม่

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Stratix® V GX FPGA

    คำประกาศสิทธิ์

    1

    การโพสต์และการใช้เนื้อหาในเว็บไซต์นี้ทั้งหมดอยู่ภายใต้ข้อกำหนดการใช้งานของ Intel.com

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้