ID บทความ: 000081158 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

มีปัญหาที่ทราบเกี่ยวกับการสนับสนุน LVPECL สําหรับอุปกรณ์ Stratix III ในซอฟต์แวร์ Quartus II เวอร์ชั่น 7.2 SP3 และก่อนหน้าหรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ได้ เมื่อคุณใช้ LVPECL บนสัญญาณนาฬิกาเฉพาะบนธนาคารแถว I/O ซอฟต์แวร์ Quartus® II เวอร์ชั่น 7.2 SP3 และก่อนหน้านี้ไม่ถูกต้อง อนุญาตให้คุณกําหนดมาตรฐาน I/O 3.3V และ 3.3V เพื่อส่งออกพินในธนาคารเดียวกันกับอินพุตสัญญาณนาฬิกา LVPECL

เมื่อคุณใช้ LVPECL บนพินอินพุตนาฬิกาเฉพาะที่อยู่บนแถวธนาคารในอุปกรณ์ Stratix® III จะต้องเชื่อมต่อกับ VCCPD 2.5V เมื่อ VCCPD เชื่อมต่อกับ 2.5V ธนาคาร I/O สามารถรองรับการทํางานเอาต์พุตสําหรับแรงดันไฟฟ้าที่น้อยกว่าหรือเท่ากับ 2.5V เท่านั้น

ปัญหานี้ได้รับการกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Quartus II ในอนาคต

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Stratix® III FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้