ได้ เมื่อคุณใช้ LVPECL บนสัญญาณนาฬิกาเฉพาะบนธนาคารแถว I/O ซอฟต์แวร์ Quartus® II เวอร์ชั่น 7.2 SP3 และก่อนหน้านี้ไม่ถูกต้อง อนุญาตให้คุณกําหนดมาตรฐาน I/O 3.3V และ 3.3V เพื่อส่งออกพินในธนาคารเดียวกันกับอินพุตสัญญาณนาฬิกา LVPECL
เมื่อคุณใช้ LVPECL บนพินอินพุตนาฬิกาเฉพาะที่อยู่บนแถวธนาคารในอุปกรณ์ Stratix® III จะต้องเชื่อมต่อกับ VCCPD 2.5V เมื่อ VCCPD เชื่อมต่อกับ 2.5V ธนาคาร I/O สามารถรองรับการทํางานเอาต์พุตสําหรับแรงดันไฟฟ้าที่น้อยกว่าหรือเท่ากับ 2.5V เท่านั้น
ปัญหานี้ได้รับการกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Quartus II ในอนาคต