ID บทความ: 000081111 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 01/01/2015

ฉันจะแก้ไขปัญหาฮาร์ดแวร์การฝึกอบรมลิงก์ลงในการออกแบบ PCI Express HIP Gen2 x4 หรือ x8 ในอุปกรณ์ Stratix IV GX/GT ในซอฟต์แวร์ Quartus 9.1 SP1 ได้อย่างไร

สิ่งแวดล้อม

  • รีเซ็ต
  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

     

    หากคุณประสบปัญหาเกี่ยวกับการฝึกอบรมลิงก์หรือการฝึกอบรมแบบ Down ในอุปกรณ์ Stratix® IV โดยใช้ PCI Express Compiler ที่มุ่งเป้าไปที่บล็อก IP ฮาร์ดแวร์ (HIP) ใน gen2 x4 หรือ x8 ในซอฟต์แวร์ Quartus® II เวอร์ชัน 9.1sp1 โปรดติดตั้งโปรแกรมแก้ไข 1.19 โปรแกรมแก้ไขนี้ใช้ลอจิกการตรวจจับสัญญาณ Rx ในเอกสารแนบสื่อทางกายภาพ (PMA) เพื่อเก็บสัญญาณrx_digitalresetการเข้ารหัสทางกายภาพไว้ในการรีเซ็ตจนกว่าอินเทอร์เฟซซีเรียล Rx จะถูกล็อค

    โปรแกรมปรับปรุงนี้แทนที่วงจร 3 ms ที่ใช้โดยตัวอย่างการออกแบบในบทที่ 7 ของคู่มือผู้ใช้ PCI Express Compiler (PDF)

    หลังจากติดตั้งโปรแกรมแก้ไขนี้แล้ว คุณจะต้องสร้างคอร์ PCI Express ของคุณใหม่ โปรดทราบว่าตรรกะของแอปพลิเคชันของคุณไม่จําเป็นต้องมีการเปลี่ยนแปลงใดๆ เนื่องจากส่วนต่างของพอร์ตตัวแปรที่สร้างใหม่นั้นยังคงไม่มีการเปลี่ยนแปลง

    ดาวน์โหลดซอฟต์แวร์ Quartus II เวอร์ชั่น 9.1 SP1 patch 1.19 สําหรับพีซี:

    - โปรแกรมแก้ไข: PC-Quartus_II-9_1_SP1-1_19.exe

    - อ่าน: PC-Quartus_II-9_1_SP1-1_19-README

    ดาวน์โหลดซอฟต์แวร์ Quartus II เวอร์ชั่น 9.1 SP1 patch 1.19 สําหรับ Linux:

    - โปรแกรมปรับปรุง: Linux-Quartus_II-9.1_SP1-1.19.tar

    - อ่าน: Linux-Quartus_II-9.1_SP1-1.19-README

     

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Stratix® IV GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้