ID บทความ: 000080886 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 18/08/2012

ข้อจํากัดในการรองรับคอนโทรลเลอร์หน่วยความจําฮาร์ด 400MHz DDR3 พร้อมอินเทอร์เฟซ MPFE การกําหนดเป้าหมายอุปกรณ์ Cyclone V

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ปัญหานี้มีผลต่อผลิตภัณฑ์ DDR3

    มีข้อจํากัดต่อไปนี้อยู่ในการรองรับ DDR3 400MHz อินเทอร์เฟซหน่วยความจําฮาร์ดที่มาพร้อมส่วนหน้าแบบหลายพอร์ต และการกําหนดเป้าหมายCyclone อุปกรณ์ V:

    ปัญหาที่ 1:

    การทดสอบฮาร์ดแวร์โดยใช้การออกแบบตัวอย่างอาจล้มเหลวแม้ว่า ไม่มีรายงานการละเมิดเวลาใน TimeQuest

    ปัญหาที่ 2:

    Avalonไม่รองรับความกว้างของข้อมูลที่มากกว่า 64 บิต

    ปัญหาที่ 3:

    การดําเนินการที่ถูกต้องของพอร์ตAvalonทิศทางใดยังไม่มี ตรวจสอบแล้ว

    ความละเอียด

    การแก้ไขปัญหาต่อไปนี้มีผลกับปัญหาเหล่านี้:

    ปัญหาที่ 1:

    ตั้งค่าและถือส่วนต่างเวลาสําหรับการถ่ายโอนระหว่างหน่วยความจําฮาร์ด คอนโทรลเลอร์และตรรกะคอร์อาจไม่สมดุล ใช้set_min_delay ข้อจํากัดในการเพิ่มส่วนต่างของเวลาในการถือครองสําหรับการถ่ายโอน คอนโทรลเลอร์หน่วยความจําฮาร์ดและตรรกะคอร์

    ปัญหานี้จะได้รับการแก้ไขในเวอร์ชันในอนาคต

    ปัญหาที่ 2:

    ใช้Avalonความกว้างของข้อมูล 32 บิตหรือ 64 บิต

    รองรับความกว้างของข้อมูล 128 และ 256 บิตในอนาคต เวอร์ชัน

    ปัญหาที่ 3:

    ไม่มีวิธีแก้ไขปัญหาสําหรับปัญหานี้

    การทํางานของพอร์ตAvalonทิศทางหนึ่งจะได้รับการตรวจสอบ ในเวอร์ชันในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® V FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้