ID บทความ: 000080696 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 12/09/2012

ทําไม SDI TX และ SD-SDI TX จึงสามารถพอดีกับ Quad เดียวกันในอุปกรณ์ Stratix II

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

คุณอาจได้รับข้อผิดพลาดต่อไปนี้เมื่อพอดีกับ Triple Rate SDI TX และ SD-SDI Tx ลงใน Quad เดียวกัน

ข้อผิดพลาด (164061): ไม่สามารถวางชุดควบคุมกลาง GXB "SDI_Instance:inst3|sdi_megacore_top:sdi_megacore_top_inst|sdi_txrx_port:sdi_txrx_port_gen[0].u_txrx_port|rc_gxb_tx:gen_tx_alt2gxb.u_gxb|alt2gxb:alt2gxb_component|channel_quad[0].cent_unit" ในอุปกรณ์เป้าหมายได้เนื่องจากข้อจํากัด

Fitter รายงานข้อผิดพลาดเนื่องจากหมายเลข PLL แบบลอจิกสําหรับ PLL ทั้งสองอินสแตนซ์เหมือนกัน และสิ่งนี้จะเกิดขึ้นเมื่อเราเปิดใช้งาน DPRIO อย่างไรก็ตาม อินสแตนซ์ SD-SDI ได้เปิดใช้งานการเรียงต่อกันแบบ Pll อินพุตของ pll นี้จะต้องได้รับอาหารโดย pll ของ triple rate SDI

ความละเอียด โปรดสร้างไฟล์ quartus.ini ในไดเรกทอรีโครงการของคุณและรวมการตั้งค่าต่อไปนี้ farm_s2gx_dprio_bypass_pll_number_check=เปิด

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Stratix® II FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้