ID บทความ: 000080672 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 19/06/2019

ทําไมการออกแบบตัวอย่างอีเธอร์เน็ต 25G Intel® FPGA IPที่มีตัวเลือก "เปิดใช้งานสวิตช์อัตราแบบไดนามิก 10G/25G" และ "เปิดใช้งาน RS-FEC" ถูกระงับโดยไม่คาดคิดในระหว่างการจําลอง Mentor* ModelSim*

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® 25G Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เนื่องจากปัญหากับIntel® FPGA IPอีเธอร์เน็ต 25G ในเวอร์ชั่น Intel® Quartus® Prime Pro Edition 18.1 ตัวอย่างที่มี "เปิดใช้งานไดนามิก 10G/25G
    เปิดใช้ตัวเลือก rate switching" และ "เปิดใช้งานตัวเลือก RS-FEC" อาจหยุดทํางานโดยไม่คาดคิดในระหว่างการจําลองภายในการจําลอง Mentor* ModelSim*

    การบันทึกแบบจําลองจะหยุดที่ขั้นตอนการจําลองด้านล่าง:
    # เปลี่ยนไปใช้โหมด 25G : 25G เริ่มกําหนดค่าใหม่
    # เปลี่ยนไปใช้โหมด 25G : 25G Reconfig End
    #Waitingการจัดวาง RX

    ความละเอียด

    ไม่มีวิธีแก้ไขปัญหาสําหรับปัญหานี้

    ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro เวอร์ชั่น 19.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้