ID บทความ: 000080460 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 13/05/2019

ทําไมจึงมีการละเมิดเวลาในความกว้างของพัลส์ขั้นต่ําใน Ip การใส่ความผิดพลาด สําหรับอุปกรณ์ Cyclone® V ที่มีซอฟต์แวร์ Quartus® II เวอร์ชั่น 15.0 Update 2

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • IP เอฟพีจีเอ Intel® การใส่ความผิดพลาด
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชั่น 15.0 Update 2 เมื่อมีการใช้งานคุณสมบัติ Single Event Upset(SEU) ในอุปกรณ์ Cyclone® V โดยมีข้อจํากัดด้านนาฬิกาต่อไปนี้ คุณอาจพบการละเมิดเวลาของความกว้างของพัลส์ขั้นต่ําสําหรับสัญญาณบางตัวใน IP การใส่ความผิดพลาด

    create_clock -name intosc -period 10.000 [get_nets {*fault_injection_0|alt_fault_injection_component|alt_fi_inst|intosc}]

    ความละเอียด

    ปัญหาได้รับการแก้ไขเริ่มต้นด้วยซอฟต์แวร์ Intel® Quartus® Prime Standard Edition เวอร์ชั่น 16.0r

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® V FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้