ในซอฟต์แวร์ Intel® Quartus® Prime คุณอาจเห็นข้อความแสดงข้อผิดพลาดที่เหมาะสมต่อไปนี้เมื่อรวบรวมการออกแบบที่มุ่งเป้าไปที่อุปกรณ์ Arria® 10
ข้อผิดพลาด(14566): Fitter ไม่สามารถวางส่วนประกอบอุปกรณ์ต่อพ่วง 1 ส่วนประกอบได้เนื่องจากขัดแย้งกับข้อจํากัดที่มีอยู่ (1 พิน) แก้ไขข้อผิดพลาดที่อธิบายไว้ในเซสชั่นย่อย แล้วรัน Fitter อีกครั้ง ฐานข้อมูลความรู้ Intel FPGA อาจประกอบด้วยบทความพร้อมข้อมูลเกี่ยวกับวิธีแก้ไขความล้มเหลวในการจัดวางอุปกรณ์ต่อพ่วงนี้ ตรวจสอบข้อผิดพลาดแล้วไปที่ ฐานข้อมูลความรู้ ที่ https://www.altera.com/support/support-resources/knowledge-base/search.html และค้นหาหมายเลขข้อความแสดงข้อผิดพลาดเฉพาะนี้
ข้อผิดพลาด(175020): Fitter ไม่สามารถวางพินลอจิกในภูมิภาค (x, y) ไปยัง (x, y) ซึ่งมีข้อจํากัด เนื่องจากไม่มีตําแหน่งที่ถูกต้องในภูมิภาคสําหรับตรรกะประเภทนี้
ข้อมูล(14596): ข้อมูลเกี่ยวกับส่วนประกอบที่ล้มเหลว:
ข้อมูล(175028): ชื่อพิน: ชื่อพิน <พิน>
ข้อผิดพลาด(16234): ไม่พบสถานที่ตั้งตามกฎหมายใดใน 1 ตําแหน่งที่พิจารณา สาเหตุที่ทําให้ไม่สามารถสรุปสถานที่ตั้งแต่ละแห่งได้ด้านล่าง:
ข้อผิดพลาด(175005): ไม่พบตําแหน่งที่มี: OCT_CAL_BLOCK_ID ของ [n] (ได้รับผลกระทบจากสถานที่ตั้ง 1 แห่ง)
ข้อมูล (175029): หมายเลข <Pin>
ข้อมูล(175015): ชื่อแผ่น I/O <พิน>จํากัดอยู่ที่ตําแหน่ง <หมายเลข Pin> เนื่องจาก: ข้อจํากัดของตําแหน่งผู้ใช้ (หมายเลข <Pin>)
ข้อมูล(14709): แผ่น I/O ที่มีข้อจํากัดอยู่ภายในพินนี้
ซึ่งอาจเกิดขึ้นได้หากพินอยู่ในธนาคาร 3V I/O ธนาคาร I/O 3V รองรับ OCT เท่านั้นโดยไม่มีการปรับเทียบ
สําหรับรายละเอียดว่าธนาคารใดเป็น I/O 3V และเป็น LVDS ให้ดู Intel® Arria® 10 Core Fabric และคู่มือ I/Os อเนกประสงค์ หัวข้อ 5.4.1
เพื่อหลีกเลี่ยงข้อผิดพลาดนี้ ให้ย้ายพินไปยังธนาคาร LVDS หรือใช้ OCT โดยไม่ปรับเทียบ
ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro/Standard Edition เวอร์ชั่น 18.1