ID บทความ: 000079463 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 25/09/2014

ปัญหาการกําหนดเวลาแกน IP 40-100GbE ความหน่วงแฝงต่ําในรุ่น 14.0 Arria 10 Edition

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • อีเธอร์เน็ต
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เมื่อคุณคอมไพล์คอร์ IP 40-100GbE ความหน่วงแฝงต่ําที่ออกใหม่ ด้วยซอฟต์แวร์ Quartus II v14.0 Arria 10 Edition คุณอาจพบ ปัญหาเกี่ยวกับเวลาต่อไปนี้:

    • รูปแบบต่างๆ ของคอร์ IP CAUI-4 LL 40-100GbE อาจตั้งค่าสถานะ การละเมิดความกว้างของพัลส์
    • รูปแบบคอร์ IP LL 100GbE อาจมีการละเมิดการตั้งค่า
    • รูปแบบคอร์ IP LL 40-100GbE ทั้งหมดอาจมีการละเมิด
    ความละเอียด

    ปัญหานี้ไม่มีวิธีแก้ไขปัญหา

    ปัญหานี้จะได้รับการแก้ไขในเวอร์ชันในอนาคตของความหน่วงต่ํา ฟังก์ชันอีเธอร์เน็ต MAC และ PHY MegaCore แบบ 40 และ 100-Gbps

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้