ID บทความ: 000079100 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 31/01/2013

ฉันจะอนุมานตัวเพิ่มล่วงหน้าใน Variable Precision DSP Block ของอุปกรณ์ Cyclone V ได้อย่างไร

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ในการอนุมานตัวเพิ่มล่วงหน้าใน Variable Precision DSP Block ของอุปกรณ์ Arria® V, Cyclone® V และ Stratix® V ให้แน่ใจว่าได้ปรับขนาดอินพุตข้อมูลของคุณไปยังตัวเพิ่มล่วงหน้าด้วยบิตเพิ่มเติมที่บัญชีสําหรับพกพาภายในฟังก์ชัน Pre-Adder

ความละเอียด

เมื่อต้องการดูตัวอย่างของสิ่งที่อาจมีลักษณะเช่นนี้ ให้ใช้เทมเพลตซอฟต์แวร์ Quartus II ที่มีอยู่จาก เทมเพลต Edit > Insert... > VHDL >การออกแบบเต็มรูปแบบ>คุณสมบัติ DSP >ทางคณิตศาสตร์ (Stratix-V, Arria-V และ Cyclone-V)  เลือกหนึ่งในเทมเพลตตัวคูณที่มีตัวถูกดําเนินการจากตัวเพิ่มล่วงหน้า ตัวอย่างเช่น ตัวคูณด้วย One Operand จากเทมเพลต Pre-Adder

เทมเพลตเดียวกันนี้ยังมีให้ใช้งานผ่านเทมเพลต Verilog

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 9 ผลิตภัณฑ์

Cyclone® V GT FPGA
Stratix® V GX FPGA
Stratix® V E FPGA
Cyclone® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA
Arria® V GX FPGA
Arria® V GZ FPGA
Arria® V GT FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้