ID บทความ: 000078237 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 19/09/2017

ฉันสามารถใช้พินตัวรับส่งสัญญาณ RX เป็น CDR REFCLK สําหรับอินเทอร์เฟซตัวรับสัญญาณตัวอย่างการออกแบบ HDMI (Sink) บนอุปกรณ์ Arria® 10 และ Cyclone® 10 ได้หรือไม่

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ไม่ คุณไม่สามารถใช้พินตัวรับส่งสัญญาณ RX เป็น CDR REFCLK สําหรับอินเทอร์เฟซตัวรับสัญญาณตัวอย่าง HDMI™ (Sink) บนอุปกรณ์ Arria® 10 และ Cyclone® 10

    ความถี่ TMDS_CLK HDMI จะขึ้นอยู่กับความละเอียดของวิดีโอ ความละเอียดต่ํามีความถี่ TMDS_CLK 27MHz ต่ํากว่าความถี่ CDR REFCLK ต่ําสุด ตัวอย่างการออกแบบ HDMI ใช้สถาปัตยกรรม IOPLL ที่เกี่ยวข้องเพื่อคูณ TMDS_CLK สําหรับวิดีโอความละเอียดต่ํา

    TMDS_CLK -> IOPLL -> CDR REFCLK

    พิน RX เป็นคุณสมบัติ REFCLK สามารถใช้งานได้เมื่อเชื่อมต่อโดยตรงกับ CDR REFCLK เท่านั้น การออกแบบของคุณจะไม่พอดีกับซอฟต์แวร์ Intel® Quartus® Prime หากคุณวางตัวอย่างการออกแบบ HDMI RX REFCLK บนพิน Rx

    ความละเอียด

    ในการหลีกเลี่ยงปัญหานี้คุณควรวางตัวอย่างการออกแบบ HDMI ของคุณ TMDS_CLK บนพิน REFCLK เฉพาะตัวรับส่งสัญญาณ

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Cyclone® 10 GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้