ไม่ คุณไม่สามารถใช้พินตัวรับส่งสัญญาณ RX เป็น CDR REFCLK สําหรับอินเทอร์เฟซตัวรับสัญญาณตัวอย่าง HDMI™ (Sink) บนอุปกรณ์ Arria® 10 และ Cyclone® 10
ความถี่ TMDS_CLK HDMI จะขึ้นอยู่กับความละเอียดของวิดีโอ ความละเอียดต่ํามีความถี่ TMDS_CLK 27MHz ต่ํากว่าความถี่ CDR REFCLK ต่ําสุด ตัวอย่างการออกแบบ HDMI ใช้สถาปัตยกรรม IOPLL ที่เกี่ยวข้องเพื่อคูณ TMDS_CLK สําหรับวิดีโอความละเอียดต่ํา
TMDS_CLK -> IOPLL -> CDR REFCLK
พิน RX เป็นคุณสมบัติ REFCLK สามารถใช้งานได้เมื่อเชื่อมต่อโดยตรงกับ CDR REFCLK เท่านั้น การออกแบบของคุณจะไม่พอดีกับซอฟต์แวร์ Intel® Quartus® Prime หากคุณวางตัวอย่างการออกแบบ HDMI RX REFCLK บนพิน Rx
ในการหลีกเลี่ยงปัญหานี้คุณควรวางตัวอย่างการออกแบบ HDMI ของคุณ TMDS_CLK บนพิน REFCLK เฉพาะตัวรับส่งสัญญาณ