ID บทความ: 000078151 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 20/11/2015

การละเมิดเวลาที่เป็นไปได้กับ Ping Pong PHY บนอุปกรณ์ Arria 10

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ปัญหานี้มีผลต่ออินเทอร์เฟซ DDR3 และ DDR4 โดยใช้ Ping คุณสมบัติ Pong PHY ในอุปกรณ์ Arria 10

    ตั้งค่าการละเมิดเวลาสําหรับการถ่ายโอนจาก Hard รอง คอนโทรลเลอร์หน่วยความจําไปยังลอจิกคอร์อาจเกิดขึ้นได้ในอินเทอร์เฟซที่ใช้ Instantiate คอนโทรลเลอร์สองตัวใช้ตัวเลือก Ping-Pong PHY ร่วมกันที่หน่วยความจํา ความถี่นาฬิกาเร็วกว่า 1067MHz

    ความละเอียด

    วิธีแก้ไขปัญหาสําหรับปัญหานี้คือการระบุหน่วยความจําที่ช้ากว่า ความถี่นาฬิกา

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 15.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้